第一篇:计算机组成原理 本科生期末试卷1~5选择填空答案
本科生期末试卷
(一)一、选择题(每小题1分,共15分)
1从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于(冯.诺依曼)计算机。
2某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为(-(231-1))。3以下有关运算器的描述,(算术运算与逻辑运算)是正确的。
4EEPROM是指(电擦除可编程只读存储器)。
5常用的虚拟存储系统由(主存-辅存)两级存储器组成,其中辅存是大容量的磁表面存储器。
6RISC访内指令中,操作数的物理位置一般安排在(两个通用寄存器)。7当前的CPU由(控制器、运算器、cache)组成。
8流水CPU是由一系列叫做“段”的处理部件组成。和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是(具备同等水平)。
9在集中式总线仲裁中,(独立请求)方式响应时间最快。
10CPU中跟踪指令后继地址的寄存器是(程序计数器)。
11从信息流的传输速度来看,(单总线)系统工作效率最低。
12单级中断系统中,CPU一旦响应中断,立即关闭(中断屏蔽)标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
13安腾处理机的典型指令格式为(41位)位。
14下面操作中应该由特权指令完成的是(从用户模式切换到管理员模式)。15下列各项中,不属于安腾体系结构基本特征的是(超线程)。
二、填空题(每小题2分,共20分)
1字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(IRA)码。
2按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。3双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。
4虚拟存储器分为页式、(段)式、(段页)式三种。
5安腾指令格式采用5个字段:除了操作码(OP)字段和推断字段外,还有3个7位的(地址码)字段,它们用于指定(寄存器)2个源操作数和1个目标操作数的地址。6CPU从内存取出一条指令并执行该指令的时间称为(指令周期),它常用若干个(CPU周期)来表示。
7安腾CPU中的主要寄存器除了128个通用寄存器、128个浮点寄存器、128个应用寄存器、1个指令指针寄存器(即程序计数器)外,还有64个(推断寄存器)和8个(分支寄存器)。
8衡量总线性能的重要指标是(总线带宽),它定义为总线本身所能达到的最高传输速率,单位是(MB/s)。
9DMA控制器按其结构,分为(选择型)DMA控制器和(多路型)DMA控制器。前者适用于高速设备,后者适用于慢速设备。64位处理机的两种典型体系结构是(英特尔64体系结构)和(安腾体系结构)。前者保持了与IA-32的完全兼容,后者则是一种全新的体系结构.本科生期末试卷
(二)一、选择题(每小题1分,共15分)
1冯?诺依曼机工作的基本方式的特点是(按地址访问并顺序执行指令)。
2在机器数(补码)中,零的表示形式是唯一的。
3在定点二进制运算器中,减法运算一般通过(补码运算的二进制加法器)来实现。4某计算机字长32位,其存储容量为256MB,若按单字编址,它的寻址范围是(0—64M)。5主存贮器和CPU之间增加cache的目的是(解决CPU和主存之间的速度匹配问题)。6单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用(隐含寻址方式)。
7同步控制是(由统一时序信号控制的方式)。
8描述PCI总线中基本概念不正确的句子是(PCI设备一定是主设备;
系统中只允许有一条PCI总线)。
9CRT的分辨率为1024×1024像素,像素的颜色数为256,则刷新存储器的容量为(1MB)。
10为了便于实现多级中断,保存现场信息最有效的办法是采用(堆栈)。
11特权指令是由(操作系统核心程序)执行的机器指令。
12虚拟存储技术主要解决存储器的(扩大存储容量)问题。
13引入多道程序的目的在于(充分利用CPU,减少等待CPU时间)。
1464位双核安腾处理机采用了(流水)技术。
15在安腾处理机中,控制推测技术主要用于解决(与取数指令有关的控制相关)问题。
二、填空题(每小题2分,共20分)
1在计算机术语中,将ALU控制器和(内)存储器合在一起称为(主机)。
2数的真值变成机器码可采用原码表示法,反码表示法,(补码)表示法,(移码)表示法。
3广泛使用的(SRAM)和(DRAM)都是半导体随机读写存储器。前者的速度比后者快,但集成度不如后者高。
4反映主存速度指标的三个术语是存取时间、(存储器带宽)和(存储周期)。5形成指令地址的方法称为指令寻址,通常是(顺序)寻址,遇到转移指令时(跳跃)寻址。
6CPU从(内存)取出一条指令并执行这条指令的时间和称为(指令周期)。
7RISC指令系统的最大特点是:只有(取数)指令和(存数)指令访问存储器,其余指令的操作均在寄存器之间进行。
8微型机的标准总线,从带宽132MB/S的32位(字长)总线发展到64位的(指令)总线。
9IA-32表示(Intel)公司的(32)位处理机体系结构。
10安腾体系机构采用显示并行指令计算技术,在指令中设计了(属性)字段,用以指明哪些指令可以(并行)执行。
本科生期末试卷
(三)一、选择题(每小题1分,共15分)
1下列数中最小的数是((101001)BCD)。
2某DRAM芯片,其存储容量为512×8位,该芯片的地址线和数据线的数目是(19,8)。
3在下面描述的汇编语言基本概念中,不正确的表述是(汇编语言编写的程序执行速度比高级语言慢)。
4交叉存储器实质上是一种多模块存储器,它用(流水)方式执行多个独立的读写操作。5寄存器间接寻址方式中,操作数在(主存单元)。
6机器指令与微指令之间的关系是(用若干条微指令实现一条机器指令)。
7描述多媒体CPU基本概念中,不正确的是(MMX指令集是一种多指令流多数据流的并行处理指令;多媒体CPU是以超标量结构为基础的CISC机器)。
8在集中式总线仲裁中,(菊花链)方式对电路故障最敏感。
9流水线中造成控制相关的原因是执行(条件转移)指令而引起。
10PCI总线是一个高带宽且与处理器无关的标准总线。下面描述中不正确的是(采用分布式仲裁策略)。
11下面陈述中,不属于外围设备三个基本组成部分的是(计数器)。
12中断处理过程中,(开中断)项是由硬件完成。
13IEEE1394是一种高速串行I/O标准接口。以下选项中,(串行总线管理)项不属于IEEE1394的协议集。
14下面陈述中,(分区式存储管理)项属于存储管理部件MMU的职能。
1564位的安腾处理机设置了四类执行单元。下面陈述中,(定点执行单元)项不属于安腾的执行单元。
二、填空题(每小题2分,共20分)
1定点32位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是(-2 ,2-1)。
2IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它能表示的最大规格化正数为([(1+(1-2)]*2)。
3浮点加、减法运算的步骤是(0操作数检查)、(比较阶码大小并完成对阶)、(尾数进行加或减操作)、(结果规格化)、(舍入处理)。
4某计算机字长32位,其存储容量为64MB,若按字编址,它的存储系统的地址线至少需要(14)条。
5一个组相联映射的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共(20)位,其中主存字块标记应为(14)位,组地址应为(5)位,Cache地址共(7)位。
6CPU从主存取出一条指令并执行该指令的时间叫(指令周期),它通常包含若干个(CPU周期),而后者又包含若干个(时钟周期)。
7某中断系统中,每抽取一个输入数据就要中断CPU一次,中断处理程序接收取样的数据,并将其保存到主存缓冲区内。该中断处理需要X秒。另一方面,缓冲区内每存储N个数据,主程序就将其取出进行处理,这种处理需要Y秒,因此该系统可以跟踪到每秒(n(n*x+y))次中断请求。
8在计算机系统中,多个系统部件之间信息传送的公共通路称为(总线)。就其所传送信息的性质而言,在公共通路上传送的信息包括(数据信息)、(地址信息)、(控制)。9在虚存系统中,通常采用页表保护、段表保护和键保护方法实现(存储区域)保护。10安腾体系结构采用推测技术,利用(控制)推测方法和(数据)推测方法提高指令执行的并行度。
本科生期末试卷
(四)一、选择题(每小题1分,共15分)
1运算器的核心功能部件是(ALU)。
2某单片机字长32位,其存储容量为4MB。若按字编址,它的寻址范围是(1M)。3某SRAM芯片,其容量为1M×8位,除电源和接地端外,控制端有E和R/W#,该芯片的管脚引出线数目是(32)。
4双端口存储器所以能进行高速读/写操作,是因为采用(两套相互独立的读写电路)。5单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用(隐含寻址方式)。
6为确定下一条微指令的地址,通常采用断定方式,其基本思想是(通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址
7微程序控制器中,机器指令与微指令的关系是(每一条机器指令由一段用微指令编成的微程序来解释执行)。
8CPU中跟踪指令后继地址的寄存器是(程序计数器)。
9某寄存器中的数值为指令码,只有CPU的(指令译码器)才能识别它。
10为实现多级中断,保存现场信息最有效的方法是采用(堆栈)。
11采用DMA方式传送数据时,每传送一个数据,就要占用一个(存储周期)的时间。12将IEEE1394串行标准接口与SCSI并行标准接口进行比较,指出下面陈述中不正确的项是(前者不具有热插拔能力)。
13下面陈述中,不属于虚存机制要解决的问题项是(扩大物理主存的存储容量和字长)。14进程从运行状态转入就绪状态的可能原因是(时间片已用完)。
二、填空题(每小题2分,共20分)
1计算机系统的层次结构从下至上可分为五级,即微程序设计级(或逻辑电路级)、一般机器级、操作系统级、(汇编语言)级、(高级语言)级。
2十进制数在计算机内有两种表示形式:(字符串)形式和(压缩的十进制数串)形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。
3一个定点数由符号位和数值域两部分组成。按小数点位置不同,定点数有(纯小数)和(纯整数)两种表示方法。
4对存储器的要求是容量大、速度快、成本低,为了解决这三方面的矛盾,计算机采用多级存储体系结构,即(cache)、(主存)、(外存)。
5高级的DRAM芯片增强了基本DRAM的功能,存取周期缩短至20ns以下。举出三种高级DRAM芯片,它们是(FPM-DRAM)、(CDRAM)、(SDRAM)。
6一个较完善的指令系统,应当有(数据处理)、(数据存储)、(数据传送)、(程序控制)四大类指令。
7机器指令对四种类型的数据进行操作。这四种数据类型包括(地址)型数据、(数值)型数据、(字符)型数据、(逻辑)型数据。
8CPU中保存当前正在执行的指令的寄存器是(指令寄存器),指示下一条指令地址的寄存器是(程序计数器),保存算术逻辑运算结果的寄存器是(通用寄存器)和(状态字寄存器)。
9虚存系统中,通常采用页表保护、段表保护和键保护以实现(存储区域)保护。10安腾体系结构采用分支推断技术,将传统的(if then else)分支结构转变为无分支的(顺序/并行)代码,避免了错误预测分支而付出的代价。
本科生期末试卷
(五)一、选择题(每小题1分,共15分)
1某机字长64位,1位符号位,63位表示尾数,若用定点整数表示,则最大正整数位(+(263-1))。
2请从下面浮点运算器中的描述中选出两个描述正确的句子(浮点运算器可用两个松散连接的定点运算部件一阶码和尾数部件来实现;阶码部件只进行阶码相加,相减和比较操作)。3存储单元是指(存放1个字节的所有存储元集合)。
4某机字长32位,存储容量1MB,若按字编址,它的寻址范围是(0—256KB)。5用于对某个寄存器中操作数的寻址方式为(寄存器直接)。
6程序控制类的指令功能是(改变程序执行的顺序)。
7指令周期是指(CPU从主存取出一条指令加上执行一条指令的时间)。
8描述当代流行总线结构中基本概念不正确的句子是(当代流行的总线不是标准总线;系统中允许有一个这样的CPU模块)。
9CRT的颜色为256色,则刷新存储器每个单元的字长是(8位)。
10发生中断请求的条件是(机器内部发生故障)。
11中断向量地址是(中断服务程序入口地址指示器)。
12IEEE1394所以能实现数据传送的实时性,是因为(除优先权仲裁外,还提供均等仲裁,紧急仲裁两种总线仲裁方式)。
13直接映射cache的主要优点是实现简单。这种方式的主要缺点是(如果使用中的2个或多个块映射到cache同一行,命中率则下降)。
14虚拟存储器中段页式存储管理方案的特性为(空间浪费小,存储共享容易,存储保护容易,能动态连接)。
15安腾处理机的指令格式中,操作数寻址采用(R-R-R型)。
二、填空题(每小题2分,共20分)
1IEEE6754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位。则它所能表示的最大规格化正数为(2的10此方*(2-2的负52此方))。
2直接使用西文键盘输入汉字,进行处理,并显示打印汉字,要解决汉字的(输入编码)、(汉字内码)和(字模码)三种不同用途的编码。
3数的真值变成机器码时有四种表示方法,即(原码)表示法,(反码)表示法,(补码)表示法,(移码)表示法。
4主存储器的技术指标有(存储容量),(存储时间)(存储周期),(存储器带宽)。5cache和主存构成了(地址映射),全由(硬件)来实现。
6根据通道的工作方式,通道分为(选择)通道和(多路)通道两种类型。7SCSI是(并行)I/O标准接口,IEEE1394是(串行)I/O标准接口。
8某系统总线的一个存取周期最快为3个总线时钟周期,总线在一个总线周期中可以存取32位数据。如总线的时钟频率为8.33MHz,则总线的带宽是()。
9操作系统是计算机硬件资源管理器,其主要管理功能有(处理机)管理、(存储)管理和(设备)管理。
10安腾处理机采用VLIW技术,编译器经过优化,将多条能并行执行的指令合并成一个具有(多个操作码)的超长指令字,控制多个独立的(功能部件)同时工作。
第二篇:计算机组成原理本科生期末试卷
本科生期末试卷
(一)一、选择题(每小题1分,共15分)
1从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于(B)计算机。
A并行B冯·诺依曼C智能D串行
2某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为(A)。
A-(231-1)B-(230-1)C-(231+1)D-(230+1)
3以下有关运算器的描述,(C)是正确的。
A只做加法运算
B只做算术运算
C算术运算与逻辑运算
D只做逻辑运算
4EEPROM是指(D)。
A读写存储器B只读存储器
C闪速存储器D电擦除可编程只读存储器
5常用的虚拟存储系统由(B)两级存储器组成,其中辅存是大容量的磁表面存储器。
Acache-主存B主存-辅存Ccache-辅存D通用寄存器-cache
6RISC访内指令中,操作数的物理位置一般安排在(D)。
A栈顶和次栈顶
B两个主存单元
C一个主存单元和一个通用寄存器
D两个通用寄存器
7当前的CPU由(B)组成。
A控制器
B控制器、运算器、cache
C运算器、主存
D控制器、ALU、主存
8流水CPU是由一系列叫做“段”的处理部件组成。和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是(D)。
A具备同等水平
B不具备同等水平
C小于前者
D大于前者
9在集中式总线仲裁中,(A)方式响应时间最快。
A独立请求B计数器定时查询C菊花链
10CPU中跟踪指令后继地址的寄存器是(C)。
A地址寄存器B指令计数器
C程序计数器D指令寄存器
11从信息流的传输速度来看,(A)系统工作效率最低。
A单总线B双总线
C三总线D多总线
12单级中断系统中,CPU一旦响应中断,立即关闭(C)标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
A中断允许B中断请求
C中断屏蔽DDMA请求
13安腾处理机的典型指令格式为(B)位。
A32位B64位C41位D48位
14下面操作中应该由特权指令完成的是(B)。
A设置定时器的初值
B从用户模式切换到管理员模式
C开定时器中断
D关中断
15下列各项中,不属于安腾体系结构基本特征的是(D)。
A超长指令字
B显式并行指令计算
C推断执行
D超线程
二、填空题(每小题2分,共20分)
1字符信息是符号数据,属于处理(非数值)领域的问题,国际上采用的字符系统是七单位的(ASCll)码。
2按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值(e)加上一个固定的偏移值(127)。
3双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。
4虚拟存储器分为页式、(段)式、(段页)式三种。5安腾指令格式采用5个字段:除了操作码(OP)字段和推断字段外,还有3个7位的(通用寄存器或浮点寄存器。)字段,它们用于指定()2个源操作数和1个目标操作数的地址。
6CPU从内存取出一条指令并执行该指令的时间称为(指令周期),它常用若干个(CPU周期)来表示。
7安腾CPU中的主要寄存器除了128个通用寄存器、128个浮点寄存器、128个应用寄存器、1个指令指针寄存器(即程序计数器)外,还有64个(推断寄存器)和8个(分支寄存器)。
8衡量总线性能的重要指标是(总线带宽),它定义为总线本身所能达到的最高传输速率,单位是(MB/s)。
9DMA控制器按其结构,分为(选择型)DMA控制器和(多路型)DMA控制器。前者适用于高速设备,后者适用于慢速设备。
1064位处理机的两种典型体系结构是(英特尔64体系结构)和(安腾体系结构)。前者保持了与IA-32的完全兼容,后者则是一种全新的体系结构。
三、简答题(每小题8分,共16分)
1CPU中有哪几类主要寄存器,用一句话回答其功能。
1数据缓冲寄存器暂时存放ALU的运算结果指令寄存器保存当前正在执行的一条指令程序计数器保证程序连续的执行数据地址寄存器保存当前CPU所访问的数据cache存储器中的单元地址 5 通用寄存器为ALU提供一个工作区
6状态寄存器保存有算术指令和逻辑指令运算或测试的结果建立的各种条件代码
2指令和数据都用二进制代码存放在内存中,从时空观角度回答CPU如何区分读出的代码是指令还是数据。
数据,内存中存在的都是数据没有指令,内存本身就是为了缓解处理器的高速和硬盘的低速之间的缓冲,因此全是数据,指令是存在缓存中的,另外指令还存在于专门的寄存器中,因此是不会存在在内存里的。
四、计算题(10分)
设x=-15,y=+13,数据用补码表示,用带求补器的阵列乘法器求出乘积x×y,并用十进制数乘法进行验证。
五、证明题(12分)
用定量分析方法证明多模块交叉存储器带宽大于顺序存储器带宽。
1)存储器模块字长等于数据总线宽度;
(2)模块存取一个字的存储周期等于T;
(3)总线传送周期为τ;
(4)交叉存储器的交叉模块数为m.。
交叉存储器为了实现流水线方式存储,即每经过τ时间延迟后启动下一模快,应满足 T = mτ,(1)
交叉存储器要求其模快数≥m,以保证启动某模快后经过mτ时间后再次启动该模快时,它的上次存取操作已经完成。这样连续读取m个字所需要时间为
t1 = T +(m – 1)τ= mτ+ mτ–τ=(2m – 1)τ(2)
故存储器带宽为W1 = 1/t1 = 1/(2m-1)τ(3)
而顺序方式存储器连续读取m个字所需时间为
t2 = mT = m2×τ(4)
存储器带宽为W2 = 1/t2 = 1/m2×τ(5)
比较(3)和(5)式可知,交叉存储器带宽W1 大于顺序存储器带宽W2。
第三篇:计算机组成原理课程设计2007答案
在验收的同时,学生必须回答下列问题: 1,指令寄存器在组成中的作用是什么? 用来保存当前正在执行的一条指令。2,指令的执行过程是怎么进行的?
执行一条指令时,先把它从内存中取到缓冲寄存器,再送到指令寄存器,然后它的操作码给到指令译码器,操作码经译码后就可向操作控制器发出具体操作命令。3,存储器在计算机中的作用是什么? 用来存放程序(机器指令)和数据。4,寄存器的多少在执行指令时有什么好处?
5,ALU的算逻功能与指令的功能存在什么关系?
算术.逻辑功能的执行需要不同的指令去实现,指令上操作码不同,决定了到底是执行算术还是逻辑运算。6,总线在计算机组成中起什么作用?
借助于总线连接,计算机在各系统功能部件之间实现地址,数据和控制信息的交换,并在争用资源的基础上进行工作。7,微程序的各位定义与什么有关?
微指令字长为24位,它由操作控制和顺序控制两个部分组成。操作控制部分用来发出管理和指挥全机工作的控制信号:该字段有17位,每一位表示一个微命令,当某一位是1时,表示发出命令,为0时,表示不发出。顺序部分用来决定下一条指令的地址。8,时序电路在执行指令时起到什么作用?
几个微命令信号一齐发出时,既不能来的太早,也不能来得太晚,为此,要求这些微命令信号还要加入时间控制,保证运算器在一定时间内进行运算,完了之后,总线上输出稳定结果再打入相应寄存器。9,如果扩充指令,有什么办法?怎样安排指令代码及其微程序?
10,在指令读取和执行期间,每个CPU周期都怎样安排时钟脉冲的(T1,T2,T3,T4)?
取指阶段:T1:程序计数器PC的内容装入地址寄存器AR;程序计数器内容加一,为取下一条指
令做好准备;T2:地址寄存器内容送总线;所选存储器单元的内容经过数据总线,送到数据缓冲寄存器DR;T3:缓冲寄存器内容送指令寄存器IR;T4:指令寄存器中操作码被译码或测试;CPU识别是该指令。(大部分指令此操作相同)
执行阶段:T1:操作控制器送一控制信号给算术逻辑运算单元ALU;ALU响应该控制信号,执行相应操作。(针对不同的指令的读取,时钟脉冲不太相同,可以在运行时候,观察。)如果是如ADD指令,执行阶段有两个周期,第一个是把指令寄存器中地址码装入地址寄存器。第二个:把地址寄存器中操作数地址送地址总线;由存储器单元读出操作数,经过数据总线送缓冲寄存器;执行加操作。
11,指出所设计的计算机的基本结构都有那些部件组成?
控制器:程序计数器,指令寄存器,指令译码器,时序产生器,操作控制器; 运算器:算术逻辑单元ALU,累加寄存器,数据缓存寄存器,状态寄存器。12,各部件之间是怎样通过数据总线交换信息的?指出信息的流向。13,对存储器操作有几种?每种操作是如何实现的?
送和取的操作。在存储器中取出指令,送出指令和数据内容到数据总线。14,在模型机中的ALU前端有暂存器,暂存器的作用是什么?
暂时存储从IN读出的数据,以便下一次操作送到哪个运算单元。15,指出寄存器的基本属性?
暂时存放相应数据或者地址或者指令。16,如何检验指令执行的结果? 观察实验设备上的输出…… 17,微指令的下一个微地址是如何形成的?通过前一条微指令码后六位决定。18,指令代码对微地址有什么对应关系?后六位就是下一条微地址。19,微指令寄存器与微程序存储器有什么关系?各起什么作用?
微指令寄存器存放单条执行的微指令,而微程序存放在内存单元中,取指周期从内存中取出一条微程序,送到微指令寄存器,执行周期执行相应操作。20,指出程序于微程序之间的关系。
第四篇:计算机组成原理
《计算机组成原理》实验任务
计
识。算机原理是计算机科学与技术及相关专业的一门专业基础课,是一门重点科,在计算机硬件的各个领域中运会用到计算计原理的有关知
本实验课程的教学目的和要求是使学生通过实验手段掌握计算机硬件的组成与设计、制造﹑调试﹑制造﹑维护等多方面的技能同时训练动手的能力,也使学生系统科学地受到分析问题和解决问题的训练.
第五篇:计算机组成原理习题答案第九章
计算机组成原理课后答案
计算机组成原理课后答案
计算机组成原理课后答案