第一篇:四人智力竞赛抢答器课程设计报告
一、设计题目
四人电子抢答器
二、设计功能
1.基本功能
(1)抢答器同时供4名选手比赛,分别用4个按钮key5 ~ key8表示。(2)设置一个系统重置和抢答控制开关start(key1),该开关由主持人控制。
(3)抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,扬声器发出声响提示,并在数码管上显示选手号码。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。
2.扩展功能
(1)抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(30秒)。当主持人启动“开始”键后,定时器进行减计时。
(2)参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止。
(3)在设定的抢答时间内如果定时时间已到,无人抢答,本次抢答无效,3.自主功能
(1)抢答器具有自动计时功能,当有选手抢答答题时间(10秒)自动开始。(2)报警电路设计:当答题时间和抢答时间将到或结束(还剩3秒时)发出蜂鸣声结束答题。
(3)每个选手有一个记分板,答对题目可以由主持人控制start键给予加分。每加一分响一次。
(4)长按start可以自动准备计时和系统清零,短按开始计时和暂停。
三、原理电路设计:
1、方案
抢答电路:使用74175作为锁存电路,当有人抢答时,利用锁存器的输出信号号将时钟脉冲置零,74175立即被锁存,同时蜂鸣器鸣叫1s,这时抢答无效,使用74148作为编码器,对输入的型号进行编码。输出在共阳数码管显示
主持人电路:
(1)利用2个74168计数器作为倒计时的芯片,当主持人按下抢答按钮时,2个74168被置29,同时将开始倒计时。假如在30秒内有人抢答,则计数器停止倒计时,将锁存器锁存,禁止选手抢答,蜂鸣器鸣叫一秒,停止倒计时。
(2)利用4个74160分别控制4位选手的得分,分别显示在4个共阳数码管。每得1分响一下
(3)start键输出后分为两路,一路是进入key模块,一路控制30秒倒计时。其中为了区分重置计时电路和暂停计时电路。根据线路的特点,一个接到T触发器进行短按控制,一个只接到除颤电路通过100hz的控制进行长按控制。
显示电路和分频电路上课老师讲的很具体明了就不一一详叙。
2、单元电路设计(1)、锁存器电路的设计
锁存器电路采用以74175为中心的锁存器系统,当4个抢答输入端中出现低电平输入时信号时,锁存器立即锁存,禁止抢答,其原本为4个高电平的输出端也变成3高一低,可以利用一个4输入与非门将其与非,再接一个非门后,可以与74175的时钟信号相与非,使得CLK端的输入信号为底电平,从而阻止其余选手的抢答,从而达到锁存的目的74175的真值表如下:
锁存器的单元电路设计如下:
(2)、编码器电路的设计
编码器采样74148作为编码芯片,将输入的信号进行编码,然后输出2二进制码,由于74175为优先编码其,故需要将其未用到的高优先级的端和74175的输出的4与非端进行连接,避免在无人抢答时输出型号。74ls148的真值表如右图:
编码器电路如下:
(4)、倒计时电路的设计 1.30秒倒计时
倒计时电路采用74168作为倒计时芯片,分别并将其输入端置2和9,clk信号输入端采样1hz的信号输入。同时可以使长按重置,短按暂停和开始。主要是通过key板块的T触发器完成的。
倒计时单元电路如下:
2.10秒倒计时
倒计时电路采用74168作为倒计时芯片,并将其输入端置9,clk信号输入端采样1hz的信号输入。
然后在外部通过1、2、3、4的与门输入,key_done控制T触发器输出保持脉冲再通过5、6、7号线的或门来控制一个开始的输入实现抢答后的自动开始计时。
(5)、蜂鸣器的设计
通过或非门、与门和或门的控制使得在倒计时器在倒数最后三秒时响。到0时停止声响。
(6)、记分电路
通过4个74160的分别控制4个显示器。输入端时key板块后面的输出。
3、整体电路。
四、电路和程序调试过程与结果:
本电路在连接后,经测试,各部分的功能均能实现,显示正确。
五、总结
本电路使用了锁存器,编码器等构成,倒计时电路使用了74168等电路实现倒计时,并利用使能端及门电路,实现各项锁存,鸣叫,清零等功能,总结如下:
优点:电路功能原理清晰,各项功能均达到了要求,显示准确,反应灵敏,无竞争冒险现象,基本满足了普通竞赛的抢答要求。
缺点:必须长按选手键才能加分。
心得体会:
1.开始根据书上的提示想实现电子抢答器的基本功能,结果一个都不能实现。然后利用仿真才知道书上的key板块电路的与非门和或门的使用是错的。改正之后才能实现电子抢答器的基本功能。
2.在设计倒计时电路时,开始现在网上找到了一些资料。当时书上推荐的是74190.最后经过试验,我感觉74168更能满足我的需要。在完成30秒倒数的时候.我觉得不如在答题期间也加上一个10秒的倒数。对此,我开始也想大改一下电路。后面一想也不用,就把原来的电路不显示就可以了。
3.在设计完倒计时电路之后,我参考了设计数字钟的报时功能,加以改进让我的倒计时在倒数3秒的时候能倒计时。但是出现一个问题就是0秒的时候会一直响,这样开始还没计数的时候会很麻烦。这个时候我加以取巧,使得在1秒的时候才响。这样才算解决了这个问题。
4.设计加分器的时候,我开始设计的是每次加分是每个都加分,后面实在想不出来,就用1、2、3、4号线分别控制一个74160.但是这样的话每次加分有一套很复杂的按键顺序。后面删减了一些,变成长按选手键才能加分的结果。
5.设计完30秒倒计时的时候,要一个单独的按键才能置位,但是暂停还是利用start键,然后我分析了一下,把reset键直接和start键用一条线。这样,利用T触发器实现了长按start键重置时间,短按可以暂停和开始。这个有点类似ios系统的清理后台软件。
6.最后我的一项设计就是完善倒计时电路,我想让每个倒计时都能自动开始。之前的30秒抢答器已经完成,就剩下10秒的抢答器。这次我用的是实验的方法把我认为的可以完成这项自动开始的设计都试了一下。最后利用一个置位,两个开始才能完成这个自动。在这一块的原理分析,我做的不是很好,主要是实验,因为有些地方感觉和我原来在书里学的不太一样。
通过这次课程设计,我很感谢老师在课程开始的时候对我们的基础指导,每堂课都随堂解答同学们的疑问。同时对于数字电路知识有了更深的了解,尤其是对数字逻辑芯片的性能和使用方面的知识有了进一步的研究。感觉原来学的理论知识结合了实践才是真正的学会了。而且,做完之后,看到自己的成果那么丰富,我觉得那种收获的快乐很好,使得我对今后的学习更加充满兴趣。
第二篇:智力竞赛抢答器_eda_课程设计_报告电路图 - 副本
燕 山 大 学 EDA课程设计报告书
智力竞赛抢答器
姓名:李学森 班级:08电子信息工程3班 学号:080104020063 成绩:
一、设计题目:智力竞赛抢答器
二、设计要求:.五人参赛每人一个按钮,主持人一个按钮,按下就开始; 2.每人一个发光二极管,抢中者灯亮; 3.有人抢答时,喇叭响两秒钟; 4.答题时限为10秒钟,从有人抢答开始,用数码管倒计时间,0,9,8…1,0;倒计时到0的时候,喇叭发出两秒声响。
三、设计内容:
1.设计方案:主持人控制总开关,主持人置高电平后,系统进入准备工作。有人抢答时,相应的二极管发光,同时数码管开始倒计时,且喇叭响两秒钟。当倒计时再次到0的时候,喇叭再响2秒钟。我设计的方案由五个高低电平控制相应的发光二极管,第六个用于主持人复位。由二极管控制数码管和其中一个喇叭,再由数码管控制另一喇叭。因此把整个课题分成四个模块:抢答器、10s倒计时器、分频器、2s计时器。
2.模块①: 抢答器
control为置零端,主持人控制,L1-L5由每位选手控制。Q1-Q5为发光 二极管,主持人置低电平后,Q1-Q5都被置零。当主持人置为高电平时,抢答开始,抢答成功者对应的二极管发光,通过与门将cp信号封锁,并输入低电平到DFF中,则其他选手再次按键时结果不会改变,实现了一人抢答后,其他人不能再做答。主持人按H清零后即可再次抢答。此模块的仿真波形如下:
仿真说明:
当CONTROL为高电平时,即主持人按键以后,L1最先抢答成功,显示L1是高电平,使其对应的二极管发光
模块②:十秒倒计时器
此十秒钟倒计时器是由74190与7448组成的十进制减法计数器,它保留预制置数端、CP信号端、计数输出端,TNUP置高电平进行减法计算,其余的端口都置为0。LDN是置零端,当它等于1的时候,74190有效,倒计时开始。当输出0、9、--1时,D触发器输出结果总是0,不影响CP信号。当输出从1到0时,D触发器输出结果为1,则CP信号被封锁。此时倒计时器保持在0不变。若要重新开始,则把LDN置0即可。
此模块的仿真波形如下: 仿真说明:
P为1的时候开始倒计时,输出结果0,9,8…0。最后保持0不变。模块③:732分频器
三个74160十进制计数器组成一个732进制的计数器,一个732HZ的脉冲分频成1S的脉冲给两秒计时器和十秒倒计时器提供时钟脉冲,当计数到732时三个计数器的LDN同时置零,重新开始计数。
此模块的仿真波形如下:
仿真说明:
一个732HZ的脉冲通过分频器被分频成1S的脉冲。模块④:2秒计时器
如图将74160接成2进制计数器,输出端和CP用与门连接,当clrn输入0时o1—o4输出0;clrn输入1,CP脉冲通过,计数器开始计数 ;当计数到2时,输出端通过与门使CP信号封锁,使计数器保持在2不变。
此模块的仿真波形如下: 仿真说明:无。总
电
路
:仿真波形图如下: 仿真图形说明:当CONTROL为1的时候,即主持人按键以后,player5抢答成功,显示L5是1,对应的二极管发光。YA、YB、YC、YD、YE、YF、YG数码管显示,倒计时开始。SPEAK1为1,喇叭响2秒钟。当倒计时结束时,SPEAK2为1,喇叭再响2秒钟。当CONTROL再被置0的时,输出被清零,可以重新开始。
四、设计结论
软件仿真正确后,把它下载到可编程逻辑器件中去,通过硬件连接,仿真正确,说明此软件设计合理。
五、心得体会
带着欣喜与疲倦,我们结束了两周的EDA课程设计,回想刚拿到题目时候的困惑与紧张,出现错误时的反复修改冥思苦想,设计电路正确可进行模拟时不正常显示的不知所措,心急气愤……。当最后看到自己的劳动成果与题目相符时,最终松了一口气的轻松喜悦!通过这两个星期的EDA课程设计,不但使我熟悉了EDA课程设计的基本思想和基础知识,初步掌握了其应用软件MAX-Plus的使用,而且更为深入的体会了数字电路在现代高科技信息产业领域中的重要地位,通过简单的电路设计,提高了我得独立思考能力,通过连结实验箱增强了我的动手能力,并延伸了我在课堂上学到的知识,此次课程设计让我认识到高新技术的快速发展和应用,让我看到了EDA技术功能的强大,也让我认识到掌握他们的重要性,同时也看到了自己的差距与不足,我知道只有今后自己努力学习,拓宽自己的知识面,才能更好的掌握这项技术,也才能适应社会的发展。我很感谢学校能给我们这次进行EDA课程设计培训,熟悉一些基本知识培养我们独立思考,动手能力和创新思维的机会,同时向一直辅导和帮助我们的老师们表示感谢,谢谢你们的耐心指导。我一定会更加努力学好这门课程。
第三篇:数电EDA课程设计智力竞赛抢答器
燕山大学
EDA课程设计报告
姓 名:马晨宏
学 号:050104020076 班 级: 05级电子信息工程3班 日 期:2007年11月12日
成 绩:
一、设计题目:智力竞赛抢答器
二、设计要求:.五人参赛每人一个按钮,主持人一个按钮,按下就开始; 2.每人一个发光二极管,抢中者灯亮; 3.有人抢答时,喇叭响两秒钟; 4.答题时限为10秒钟,从有人抢答开始,用数码管倒计时间,0,9,8…1,0;倒计时到0的时候,喇叭发出两秒声响。
三、设计内容:
1.设计方案:主持人控制总开关,主持人置高电平后,系统进入准备工作。有人抢答时,相应的二极管发光,同时数码管开始倒计时,且喇叭响两秒钟。当倒计时再次到0的时候,喇叭再响2秒钟。我设计的方案由五个高低电平控制相应的发光二极管,第六个用于主持人复位。由二极管控制数码管和其中一个喇叭响,再由数码管控制另一喇叭响。因此把整个课题分成四个模块:抢答器、倒计时器、计时器、秒脉冲生成器。
2.模块一:抢答器
I6为置零端,主持人控制,i1-i5由每位选手控制。o1-o5为发光二极管,主持人置低电平后,o1-o5都被置零。当主持人置为高电平时,抢答开始,成功者对应的二极管发光,通过与门将cp信号封锁,并输入到DFF中,则其他选手在按键时,输出不会有影响,则实现了一人抢答后,其他人不能再做答。若重新开始则主持人再按i6清零即可。
此模块的仿真波形如下:
仿真说明:
当i6为1时,即主持人按键以后,i5最先抢答成功,显示o5是1,使其对应的二极管发光,然后主持人清零,o5变成零,可以再次抢答。
模块二:十秒倒计时器
此十秒钟倒计时器是由74168组成的十进制减法计数器,它只保留预制置数端,CP信号端,计数输出端,其余的都置为0。Ldn是置零端,当它等于1的时候,74168有效,倒计时开始。当输出0、9、--1时,D触发器输出结果总是1,不影响CP信号。当输出从1到0时,D触发器到上升沿,输出结果为1,则CP信号被封锁。此时倒计时器保持在0不变。若要重新开始,则把Ldn置0即可。
此模块的仿真波形如下:
由图可见,Ldn为1的时候开始倒计时,输出结果0,9,8…0。最后保持0不变,符合题目要求。模块三:2秒计时器
如图将74160接成2进制计数器,输出端和CP用与门连接,当clrn输入0时o1—o4输出0;clrn输入1,CP脉冲通过,计数器开始计数。而计到2时,输出端通过与门使CP信号封锁,使计数器保持在二不变。此模块的仿真波形如下:
由图可见,当clrn为1的时候,开始计时。0、1、2、到2停止。当clrn被置零后,输出也被置零,则可以重新计时。
模块四:秒脉冲生成器
三个74160十进制计数器组成一个732进制的计数器,一个732HZ的脉冲分频成1S的脉冲给两秒计时器和十秒的倒计时器提供秒脉冲,当计数到732时三个计数器的ldn同时置零,重新开始计数。
此模块的仿真波形如下:
由图可见,一个732HZ的脉冲通过分频器被分频成1S的脉冲,给两秒计时器和十秒的倒计时器提供秒脉冲。2.总电路说明:
仿真波形图如下:
仿真图形说明:当S为1的时候,即主持人按键以后,i5抢答成功,显示ou5是1,对应的二极管发光。a、b、c、d、e、f、g数码管显示,倒计时开始。Ou6为1,喇叭响2秒钟。当倒计时结束时,ou7为1,喇叭再响2秒钟。当S再被置0的时,输出被清零,可以重新开始。
四、硬件实践结果
软件仿真正确后,把它下载到可编程逻辑器件中去,通过硬件连接,仿真正确,说明此软件设计合理。
五、改进措施
用按钮(需要加防抖动电路)和与门代替五个高低电平,会有助于实际应用。
六、心得体会
带着欣喜与疲倦,我们结束了两周的EDA课程设计,回想刚拿到题目时候的困惑与紧张,出现错误时的反复修改冥思苦想,设计电路正确可进行模拟时不正常显示的不知所措,心急气愤……。当最后看到自己的劳动成果与题目相符时,最终松了一口气的轻松喜悦!通过这两个星期的EDA课程设计,不但使我熟悉了EDA课程设计的基本思想和基础知识,初步掌握了其应用软件MAX-Plus的使用,而且更为深入的体会了数字电路在现代高科技信息产业领域中的重要地位,通过简单的电路设计,提高了我得独立思考能力,通过连结实验箱增强了我的动手能力,并延伸了我在课堂上学到的知识,此次课程设计让我认识到高新技术的快速发展和应用,让我看到了EDA技术功能的强大,也让我认识到掌握他们的重要性,同时也看到了自己的差距与不足,我知道只有今后自己努力学习,拓宽自己的知识面,才能更好的掌握这项技术,也才能适应社会的发展。我很感谢学校能给我们这次进行EDA课程设计培训,熟悉电子CAD一些基本知识培养我们独立思考,动手能力和创新思维的机会,同时向一直辅导和帮助我们的老师们表示感谢,谢谢你们的耐心指导。我一定会更加努力学好这门课程。
第四篇:智力竞赛抢答器申请报告
电子工程学院课外学分申请书
题目:智力竞赛抢答器
班
级:
A1331班
姓
名:
赵筱洁
学
号:
11311110114
专
业:
自动化
实 验 室:
开放实验室
设计时间:2015 年4月 16日
审批意见:
指导教师:
吴华杰
录
1.智力竞赛抢答器基本功能:…………………………………………1 2.原理图仿真软件Protues的介绍:…………………………………1 3.原理图 ………………………………………………………………1 4.元件清单 ……………………………………………………………2
1、智力竞赛抢答器基本功能:
1.抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S1 ~ S8表示。2.设置一个系统清除和抢答控制开关S9,该开关由主持人控制。
3.抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在LED数码管上显示。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。
2、原理图仿真软件Protues的介绍: Protues软件是英国Labcenter electronics公司出版的EDAprotues工具软件。它不仅具有其它EDA工具软件的仿真功能,还能仿真单片机及外围器件。它是目前最好的仿真单片机及外围器件的工具。虽然目前国内推广刚起步,但已受到单片机爱好者、从事单片机教学的教师、致力于单片机开发应用的科技工作者的青睐。Proteus是世界上著名的EDA工具(仿真软件),从原理图布图、代码调试到单片机与外围电路协同仿真,一键切换到PCB设计,真正实现了从概念到产品的完整设计。迄今为止是世界上唯一将电路仿真软件、PCB设计软件和虚拟模型仿真软件三合一的设计平台,其处理器模型支持8051、HC11、PIC10/12/16/18/24/30/DsPIC33、AVR、ARM、8086和MSP430等,2010年即将增加Cortex和DSP系列处理器,并持续增加其他系列处理器模型。在编译方面,它也支持IAR、Keil和MATLAB等多种编译.3、原理图:
4、元件清单:
按钮开关-----9个 1N4148二极管------------------------------15个 10K电阻-----6个 2.2K电阻----1个 100K电阻----1个 330电阻-----1个 9014三极管--1个 47uF电容----1个 CD4511芯片--1个 共阴极一位数码管---------------------------1个 9X15cm洞洞板1块 导线若干
参考文献:
[1] 王港元.电子设计制作基础.江西科学技术出版社,2011.1-6 [2] 谢龙汉.Proteus电子电路设计及仿真.电子工业出版社,2012.1-7 [3] 竺可桢.物理学[M].北京:科学出版社,1973.1-3.
第五篇:多路智力竞赛抢答器
湖南工学院
多路智力竞赛抢答器设计报告书
课程名称:多路智力竞赛抢答器 系部名称:电气与信息工程系 专业名称:电子信息工程技术 班级名称:电信0702 设计人 :裴书茂 学号 :402070220 指导老师: 设计时间:
湖南工学院
(课程设计任务书目录)
前言 „„„„„„„„„„„„„„„„ 1 设计功能要求 „„„„„„„„„„„„„„ 2 抢答器框架设计 „„„„„„„„„„„„„ 3 电路设计 „„„„„„„„„„„„„„„ 4 1)抢答电路设计 „„„„„„„„„„„„ 4 2)定时电路设计 „„„„„„„„„„„„ 53)报警电路设计
„„„„„„„„„„„„ 64)时序控制电路设计 „„„„„„„„„„ 7元器件介绍 „„„„„„„„„„„„„„„„ 8 1)74LS148功能介绍 „„„„„„„„„„„ 8 2)74LS192功能介绍 „„„„„„„„„„„ 9 仿真电路实验 „„„„„„„„„„„„„„„„ 10 1)Proteus仿真电路图 „„„„„„„„„„实物制作 „„„„„„„„„„„„„„„„„ 11 1)原理图 „„„„„„„„„„„„„„„ 11 2)PCB制图 „„„„„„„„„„„„„„„ 12 3)焊接与调试 „„„„„„„„„„„„„„ 13 心得体会 „„„„„„„„„„„„„„„„„ 15 鸣谢 „„„„„„„„„„„„„„„„„„„ 15 参考资料 „„„„„„„„„„„„„„„„„ 15
前 言
随着电子技术的飞跃发展,社会发展步入了信息时代,随着信息时代对人才高素质和信息化的要求,随着高等教育发展的趋势,人们的生活水平提高,对精神文明生活的要求也跟着提高,这对电子领域提出了跟更高的要求。
电子学是一门应用很广泛的科学技术,发展及其迅速。要想学好这门技术,首先是基础理论的系统学习,然后要技术训练,进而培养我们对理论联系实际的能力,设计电路的能力,实际操作的能力,以及培养正确处理数据、分析和综合实验结果、检查和排除故障的能力。同时也加深我们对电子产品的理解。
智力抢答器的设计和测试作为此次课程设计的课题,我们采用一般意义上的设计方案,即采用集成芯片构成电路。
数字电路具有很多的有点:(1)便于高度集成化。由于数字电路采用二进制,因此单元电路的结构简单,允许电路参数有较大的离散性,便于集成。
(2)工作可靠性高,抗干扰能力强。数字信号用二进制表示,数字电路的识别能力强。
(3)(4)(5)数字信息便于长期存放。
数字电路集成产品多,通用性强,成本低。
保密性好。数字信息容易进行加密处理,不易被窃取。
设计功能要求
一、功能要求
1、设计制作一个可容纳5组参赛的数字式枪答器,每组设置一个抢答按钮供抢答者使用。
2、给主持人设置一个控制开关,用来控制系统的清零和抢答的开始。
3、抢答器具有数据锁存和显示的功能。抢答开始后,若有选手按抢答按钮,编号立即锁存,并在LED数码管上显示出选手的编号(1~5),同时扬声器给出音响提示。同时禁止其他选手抢答。
4、抢答器具有定时抢答的功能,抢答时间设定为30秒,当主持人按下开始按钮时,定时器立刻倒计时,并显示。选手在设定的时间内抢答有效。超过时间抢答无效,定时显示器显示00。
二、设计步骤与要求
1、拟定电路的组成框图,要求能实现所有功能,使用的元器件少,成本低。
2、设计并安装电路,要求布线整齐、美观,便于级联和调试。
3、测试所设计抢答器的逻辑功能,满足各项功能要求。
4、画出整机逻辑电路图。
5、写出设计报告。
抢答器框架设计
定时抢答器的总体框图(如图
1.1)所示,它由主体电路和扩展电路两部分组成。主体电路完成基本的抢答功能,即开始抢答后,当选手按动抢答按钮时,能显示选手的编号,同时能封锁输入电路,禁止其他选手抢答。扩展电路完成定时抢答的功能。
图1 如图所示为总体方框图。工作原理为:接通电源后,主持人将开关拨到“清零”状态,抢答器处于禁止状态,编号显示器灭灯,定时器显示设定时间;主持人将开关置;开始“状态,宣布“开始”抢答器工作。定时器倒计时,扬声器给出声响提示。选手在定时时间内抢答时,抢答器完成:优先判断、编号锁存、编号显示、扬声器提示。当一轮抢答之后,定时器停止、禁止二次抢答、定时器显示剩余时间。如果再次抢答必须由主持人再次操作“清除”和“开始”状态开关。
电路设计
一、抢答电路设计
设计电路如图2所示。电路选用优先编码器 74LS148 和锁存器 74LS297 来完成。该电路主要完成两个功能:一是分辨出选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号(显示电路采用七段数字数码显示管);二是禁止其他选手按键,其按键操作无效。
图2 工作过程:开关S置于”清除“端时,RS触发器的 R、S端均为0,4个触发器输出置0,使74LS148的优先编码工作标志端(图中5号端)=0,使之处于工作状态。当开关S置于”开始“时,抢答器处于等待工作状态,当有选手将抢答按键按下时(如按下S5),74LS148的输出经RS锁存后,CTR=1,RBO(图中4端)=1,七段显示电路74LS48处于工作状态,4Q3Q2Q=101,经译码显示为“5”。此外,CTR
=1,使74LS148 优先编码工作标志端(图中5号端)=1,处于禁止状态,封锁其他按键的输入。当按键松开即按下时,74LS148的 此时由于仍为CTR=1,使优先编码工作标志端(图中5号端)=1,所以74LS148仍处于禁止状态,确保不会出二次按键时输入信号,保证了抢答者的优先性。如有再次抢答需由主持人将S开关重新置“清除”然后再进行下一轮抢答。74LS148为8线-3线优先编码器,表1为其功能表。
表1
二、定时电路设计
节目主持人根据抢答器的难易程度,设计一次抢答的时间,通过预置时间电路对计数器进行预置,选用十进制同步加减计数器74LS192进行设计,计数器的时钟脉冲由秒脉冲电路提供。具体电路如图3。
原理及设计:该部分主要由555定时器秒脉冲产生电路、十进制同步加减计数器74LS192减法计数电路、74LS48译码电路和2个7段数码管即相关电路组成。具体电路如图3所示。两块74LS192实现减法计数,通过译码电路74LS48显示到数码管上,其时钟信号由时钟产生电路提供。原理及设计:该部分主要由555定时器秒脉冲产生电路、十进制同步加减计数器74LS192减法计数电路、74LS48译码电路和2个7段数码管即相关电路组成。具体电路如图3所示。两块74LS192实现减法计数,通过译码电路74LS48显示到数码管上,其时钟信号
图3 由时钟产生电路提供。按键弹起后,计数器开始减法计数工作,并将时间显示在共阴极七段数码显示管DPY_7-SEG 上,当有人抢答时,停止计数并显示此时的倒计时时间;如果没有人抢答,且倒计时时间到时,输出低电平到时序控制电路,控制报警电路报警,同时以后选手抢答无效。结合我们的实际经验及考虑到元器件的成本,我们选择的电阻值为R1=15K,R2=68K,C=10uF,代入到上式中即得,即秒脉冲。
三、报警电路设计
由555 芯片构成多谐振荡电路 ,555 的输出信号再经三极管放大 ,从而推动扬声器发声。
控制电路包括时序和报警两个电路 ,如图4 所示。控制电路需具有以下几个功能。
主持人闭合开关扬声器发声 ,多路抢答器电路和计时电路进入正常状态;参赛者按键时 ,扬声器发声 ,抢答电路和计时电路停止工作;抢答时间到 ,无人抢答 ,扬声器发声 ,抢答电路和计时电路停止工作
图4
四、时序控制电路设计
时序控制电路是抢答器设计的关键,它要完成以下三项功能。
1)主持人将控制开关拨到“开始”位置时,扬声器发声,抢答电路和定时电路进入正常抢答工作状态。
2)当参赛选手按动抢答按键时,扬声器发声,抢答电路和定时电路停止工作。
图5 3)当设定的抢答时间到,无人抢答时,扬声器发声,定时和定时电路停止工作。
根据上面的功能要求,设计的时序控制电路如(图5)所示。图中,门G1 的作用是控制时钟信号CP的放行与禁止,门G2的作用是控制74LS148的输人使能端。图11、4的工作原理是:主持人控制开关从”清除“位置拨到”开始"位置时,来自于(图2)中的74LS279的输出 1Q=0,经G3反相,A=1,则时钟信号CP能够加到74LS192的CPD时钟输入端,定时电路进行递减计时。同时,在定时时间未到时,则“定时到信号”为 1,门G2的输出 =0,使 74LS148处于正常工作状态,从而实现功能①的要求。当选手在定时时间内按动抢答键时,1Q=1,经 G3反相,A=0,封锁 CP信号,定时器处于保持工作状态;同时,门G2的输出 =1,74LS148处于禁止工作状态,从而实现功能②的要求。当定时时间到时,则“定时到信号”为0,=1,74LS148处于禁止工作状态,禁止选手进行抢答。同时,门G1处于关门状态,封锁 CP信号,使定时电路保持00状态不变,从而实现(功能3)的要求。集成单稳触发器74LS121用于控制报警电路及发声的时间。
元器件介绍
一、74LS148功能介绍
在优先编码器电路中,允许同时输入两个以上编码信号。不过在设计优先编码器时,已经将所有的输入信号按优先顺序排了队。在同时存在两个或两个以上输入信号时,优先编码器只按优先级高的输入信号编码,优先级低的信号则不起作用。74148是一个八线-三线优先级编码器。
如图6所示的是八线-三线编码器74148的管脚图引脚图。
图6
二、74LS192功能介绍
74LS192是双时钟方式的十进制可逆计数器。
CPU为加计数时钟输入端,CPD为减计数时钟输入端。LD为预置输入控制端,异步预置。CR为复位输入端,高电平有效,异步清除。CO为进位输出:1001状态后负脉冲输出。BO为借位输出:0000状态后负脉冲输出。
图7
图8
仿真电路实验
一、Proteus仿真电路图
仿真电路课实现抢答功能,由于软件局限,报警电路没有在仿真当中。
实物制作
一、原理图
二、PCB制图
三、焊接与调试
在制板中最重要的一个环节就是线路的印制。在这次的制作中,由于打印的客观原因,使在转印的效果不是很好。做出的实物没有预期的好。这也是以后一定要注意的地方。
1)焊接部分需要注意的是:
严格按照线路的设计进行焊接,首先焊接过孔,在对元器件进行焊接。焊接时间不宜过久,但要完全熔着,以免造成冷焊。焊点的表面要平滑、有光泽。焊点完全冷却前,不可移动。电烙铁不用时要放置于电烙铁架上,并随时保持烙铁头的清洁。焊接完毕,要在烙铁头镀上薄层焊锡,避免氧化,并等冷却后再收存。
2)调试部分需要注意的是:
在通电之前必须对照原理图对线路进行详细的检查。检查是否有虚焊或者为焊接的点。可用万用表进行线路检查,看是否有线路在焊接的时候不慎连接在了一起,如有进行修改。在检查完毕之后才可以通电测试。如果在通电之后任然有问题,应立即断电,再仔细检查。
心得体会
通过这次设计,我的理论知识掌握得更扎实,动手能力明显提高。同时,通过网上搜索等多方面的查询资料,我学到许多在书本上没有的知识,也认识到理论联系实践的重要。在制作当中遇到了许多以前没遇到的困难。我们利用许多的方法去解决所遇到的问题。制作好以后,虽然基本符合设计要求,但我们总觉得欠缺点什么。这次设计,让我感受最深是。在仿真的阶段遇到很多的问题,计时电路不能随抢答而停止,还有就是由于软件的局限在仿真时候没有完成整体电路的调试,这也为最后的实物调试造成了困难。我们一定要具备一定的检查、排除电路故障的能力。我深刻认识到了“理论联系实际”的这句话的重要性与真实性。而且通过对此课程的设计,我不但知道了以前不知道的理论知识,而且也巩固了以前知道的知识。最重要的是在实践中理解了书本上的知识,明白了学以致用的真谛。在整个设计到电路的焊接以及调试过程中,我个人感觉调试部分是最难的,由于在印制电路板的时候效果不好出现很多的断线,这让整个焊接和调试很麻烦。调试是一个经验的积累过程,没有经验是不可能在短时间内将其完成的,可能也是老师要求我们加以提高的一个重要方面吧!
鸣谢
感谢老师的耐心指导;
感谢同学的帮助;
感谢湖南工学院电信系实验老师的大力支持;
感谢湖南工学院对我的支助。
参考文献
宋树祥《高频电子线路》北京大学出版社
谢自美《电子线路设计实验测试》华中科大出版社