第一篇:三人抢答器简易电路图
实验设备与器件:
74LS74 双D触发器 2片 74LS20 二四输入与非门 2片
VCC5V8X1选手A4U1A1Q51U3A4~1PR21D2.5 V 12键 = A 74LS20D31CLK~1Q6~1CLR1选手B2U3B1074LS74DX2510~2PRU1B2Q9键 = B 2.5 V 1374LS20D122D112CLK~2Q8VCC选手C3~2CLRU4A69111374LS74DX3键 = C 主持人74LS20D74~1PR21D1Q5U2A142.5 V V11kHz 5 V 301CLK~1Q6键 = 空格~1CLR174LS74D
第二篇:智力竞赛抢答器_eda_课程设计_报告电路图 - 副本
燕 山 大 学 EDA课程设计报告书
智力竞赛抢答器
姓名:李学森 班级:08电子信息工程3班 学号:080104020063 成绩:
一、设计题目:智力竞赛抢答器
二、设计要求:.五人参赛每人一个按钮,主持人一个按钮,按下就开始; 2.每人一个发光二极管,抢中者灯亮; 3.有人抢答时,喇叭响两秒钟; 4.答题时限为10秒钟,从有人抢答开始,用数码管倒计时间,0,9,8…1,0;倒计时到0的时候,喇叭发出两秒声响。
三、设计内容:
1.设计方案:主持人控制总开关,主持人置高电平后,系统进入准备工作。有人抢答时,相应的二极管发光,同时数码管开始倒计时,且喇叭响两秒钟。当倒计时再次到0的时候,喇叭再响2秒钟。我设计的方案由五个高低电平控制相应的发光二极管,第六个用于主持人复位。由二极管控制数码管和其中一个喇叭,再由数码管控制另一喇叭。因此把整个课题分成四个模块:抢答器、10s倒计时器、分频器、2s计时器。
2.模块①: 抢答器
control为置零端,主持人控制,L1-L5由每位选手控制。Q1-Q5为发光 二极管,主持人置低电平后,Q1-Q5都被置零。当主持人置为高电平时,抢答开始,抢答成功者对应的二极管发光,通过与门将cp信号封锁,并输入低电平到DFF中,则其他选手再次按键时结果不会改变,实现了一人抢答后,其他人不能再做答。主持人按H清零后即可再次抢答。此模块的仿真波形如下:
仿真说明:
当CONTROL为高电平时,即主持人按键以后,L1最先抢答成功,显示L1是高电平,使其对应的二极管发光
模块②:十秒倒计时器
此十秒钟倒计时器是由74190与7448组成的十进制减法计数器,它保留预制置数端、CP信号端、计数输出端,TNUP置高电平进行减法计算,其余的端口都置为0。LDN是置零端,当它等于1的时候,74190有效,倒计时开始。当输出0、9、--1时,D触发器输出结果总是0,不影响CP信号。当输出从1到0时,D触发器输出结果为1,则CP信号被封锁。此时倒计时器保持在0不变。若要重新开始,则把LDN置0即可。
此模块的仿真波形如下: 仿真说明:
P为1的时候开始倒计时,输出结果0,9,8…0。最后保持0不变。模块③:732分频器
三个74160十进制计数器组成一个732进制的计数器,一个732HZ的脉冲分频成1S的脉冲给两秒计时器和十秒倒计时器提供时钟脉冲,当计数到732时三个计数器的LDN同时置零,重新开始计数。
此模块的仿真波形如下:
仿真说明:
一个732HZ的脉冲通过分频器被分频成1S的脉冲。模块④:2秒计时器
如图将74160接成2进制计数器,输出端和CP用与门连接,当clrn输入0时o1—o4输出0;clrn输入1,CP脉冲通过,计数器开始计数 ;当计数到2时,输出端通过与门使CP信号封锁,使计数器保持在2不变。
此模块的仿真波形如下: 仿真说明:无。总
电
路
:仿真波形图如下: 仿真图形说明:当CONTROL为1的时候,即主持人按键以后,player5抢答成功,显示L5是1,对应的二极管发光。YA、YB、YC、YD、YE、YF、YG数码管显示,倒计时开始。SPEAK1为1,喇叭响2秒钟。当倒计时结束时,SPEAK2为1,喇叭再响2秒钟。当CONTROL再被置0的时,输出被清零,可以重新开始。
四、设计结论
软件仿真正确后,把它下载到可编程逻辑器件中去,通过硬件连接,仿真正确,说明此软件设计合理。
五、心得体会
带着欣喜与疲倦,我们结束了两周的EDA课程设计,回想刚拿到题目时候的困惑与紧张,出现错误时的反复修改冥思苦想,设计电路正确可进行模拟时不正常显示的不知所措,心急气愤……。当最后看到自己的劳动成果与题目相符时,最终松了一口气的轻松喜悦!通过这两个星期的EDA课程设计,不但使我熟悉了EDA课程设计的基本思想和基础知识,初步掌握了其应用软件MAX-Plus的使用,而且更为深入的体会了数字电路在现代高科技信息产业领域中的重要地位,通过简单的电路设计,提高了我得独立思考能力,通过连结实验箱增强了我的动手能力,并延伸了我在课堂上学到的知识,此次课程设计让我认识到高新技术的快速发展和应用,让我看到了EDA技术功能的强大,也让我认识到掌握他们的重要性,同时也看到了自己的差距与不足,我知道只有今后自己努力学习,拓宽自己的知识面,才能更好的掌握这项技术,也才能适应社会的发展。我很感谢学校能给我们这次进行EDA课程设计培训,熟悉一些基本知识培养我们独立思考,动手能力和创新思维的机会,同时向一直辅导和帮助我们的老师们表示感谢,谢谢你们的耐心指导。我一定会更加努力学好这门课程。
第三篇:单片机数字钟电路图
数字钟设计
一、设计目的
1.熟悉集成电路的引脚安排。
2.掌握各芯片的逻辑功能及使用方法。
3.了解面包板结构及其接线方法。
4.了解数字钟的组成及工作原理。
5.熟悉数字钟的设计与制作。
二、设计要求
1.设计指标
时间以24小时为一个周期;
显示时、分、秒;
有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;
计时过程具有报时功能,当时间到达整点前5秒进行蜂鸣报时;
为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。2.设计要求
画出电路原理图(或仿真电路图);
元器件及参数选择;
电路仿真与调试;
PCB文件生成与打印输出。
3.制作要求 自行装配和调试,并能发现问题和解决问题。
4.编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,有心得体会。
三、设计原理及其框图
1.数字钟的构成
数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。图 3-1所示为数字钟的一般构成框图。
图3-1 数字钟的组成框图 2
⑴晶体振荡器电路
晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。
⑵分频器电路
分频器电路将32768Hz的高频方波信号经32768()次分频后得到1Hz的方波信号供秒计数器进行计数。分频器实际上也就是计数器。
⑶时间计数器电路
时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为12进制计数器。
⑷译码驱动电路
译码驱动电路将计数器输出的8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。
⑸数码管
数码管通常有发光二极管(LED)数码管和液晶(LCD)数码管,本设计提供的为LED数码管。
2.数字钟的工作原理
1)晶体振荡器电路
晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定。
图3-2所示电路通过CMOS非门构成的输出为方波的数字式晶体振荡电路,这个电路中,CMOS非门U1与晶体、电容和电阻构成晶体振荡器电路,U2实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波。输出反馈电 阻R1为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增益的反相放大器。电容C1、C2与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个180度相移,从而和非门构成一个正反馈网络,实现了振荡器的功能。由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确。
晶体XTAL的频率选为32768HZ。该元件专为数字钟电路而设计,其频率较低,有利于减少分频器级数。
从有关手册中,可查得C1、C2均为30pF。当要求频率准确度和稳定度更高时,还可接入校正电容并采取温度补偿措施。
由于CMOS电路的输入阻抗极高,因此反馈电阻R1可选为10MΩ。较高的反馈电阻有利于提高振荡频率的稳定性。
非门电路可选74HC00。
图3-2 COMS晶体振荡器
2)分频器电路
通常,数字钟的晶体振荡器输出频率较高,为了得到1Hz的秒信号输入,需要对振荡器的输出信号进行分频。
通常实现分频器的电路是计数器电路,一般采用多级2进制计数器来实现。例如,将32768Hz的振荡信号分频为1HZ的分频倍数为32768(215),即实现该分频功能的计数器相当于15极2进制计数器。常用的2进制计数器有 5 74HC393等。
本实验中采用CD4060来构成分频电路。CD4060在数字集成电路中可实现的分频次数最高,而且CD4060还包含振荡电路所需的非门,使用更为方便。
CD4060计数为14级2进制计数器,可以将32768HZ的信号分频为2HZ,其内部框图如图3-3所示,从图中可以看出,CD4060的时钟输入端两个串接的非门,因此可以直接实现振荡和分频的功能。
图3-3 CD4046内部框图
3)时间计数单元
时间计数单元有时计数、分计数和秒计数等几个部分。
时计数单元一般为12进制计数器计数器,其输出为两位8421BCD码形式;分计数和秒计数单元为60进制计数器,其输出也为8421BCD码。
一般采用10进制计数器74HC390来实现时间计数单元的计数功能。为减少器件使用数量,可选74HC390,其内部逻辑框图如图 2.3所示。该器件为双2—5-10异步计数器,并且每一计数器均提供一个异步清零端(高电平有效)。
图3-4 74HC390(1/2)内部逻辑框图
秒个位计数单元为10进制计数器,无需进制转换,只需将QA与CPB(下降沿有效)相连即可。CPA(下降没效)与1HZ秒输入信号相连,Q3可作为向上的进位信号与十位计数单元的CPA相连。
秒十位计数单元为6进制计数器,需要进制转换。将10进制计数器转换为6进制计数器的电路连接方法如图3-5所示,其中Q2可作为向上的进位信号与分个位的计数单元的CPA相连。
图3-5 10进制——6进制计数器转换电路
分个位和分十位计数单元电路结构分别与秒个位和秒十位计数单元完全相同,只不过分个位计数单元的Q3作为向上的进位信号应与分十位计数单元的CPA相连,分十位计数单元的Q2作为向上的进位信号应与时个位计数单元的CPA 相连。
时个位计数单元电路结构仍与秒或个位计数单元相同,但是要求,整个时计数单元应为12进制计数器,不是10的整数倍,因此需将个位和十位计数单元合并为一个整体才能进行12进制转换。利用1片74HC390实现12进制计数功能的电路如图3-6所示。
另外,图3-6所示电路中,尚余-2进制计数单元,正好可作为分频器2HZ输出信号转化为1HZ信号之用。
图3-6 12进制计数器电路
4)译码驱动及显示单元
计数器实现了对时间的累计以8421BCD码形式输出,选用显示译码电路将计数器的输出数码转换为数码显示器件所需要的输出逻辑和一定的电流,选用CD4511作为显示译码电路,选用LED数码管作为显示单元电路。
5)校时电源电路 当重新接通电源或走时出现误差时都需要对时间进行校正。通常,校正时间的方法是:首先截断正常的计数通路,然后再进行人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正好后,再转入正常计时状态即可。
根据要求,数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。图3-7所示即为带有基本RS触发器的校时电路,图3-7 带有消抖动电路的校正电路
6)整点报时电路
一般时钟都应具备整点报时电路功能,即在时间出现整点前数秒内,数字钟会自动报时,以示提醒。其作用方式是发出连续的或有节奏的音频声波,较复杂的也可以是实时语音提示。
根据要求,电路应在整点前10秒钟内开始整点报时,即当时间在59分50秒到59分59秒期间时,报时电路报时控制信号。报时电路选74HC30,选蜂鸣器为电声器件。
四、元器件
1.实验中所需的器材
5V电源。
面包板1块。
示波器。
万用表。
镊子1把。
剪刀1把。
网络线2米/人。
共阴八段数码管6个。
CD4511集成块6块。
CD4060集成块1块。
74HC390集成块3块。
74HC51集成块1块。
74HC00集成块5块。
74HC30集成块1块。
10MΩ电阻5个。
500Ω电阻14个。
30p电容2个。
32.768k时钟晶体1个。
蜂鸣器。
2.芯片内部结构图及引脚图
图4-1 7400 四2输入与非门 图4-2 CD4511BCD七段译码/驱动器
图4-3 CD4060BD 图4-4 74HC390D
图4-5 74HC51D 图4-6 74HC30
3.面包板内部结构图
面包板右边一列上五组竖的相通,下五组竖的相通,面包板的左边上下分四组,每组中X、Y列(0-15相通,16-40相通,41-55相通,ABCDE相通,FGHIJ相通,E和F之间不相通。
五、个功能块电路图
1. 一个CD4511和一个LED数码管连接成一个CD4511驱动电路,数码管可从0---9显示,以次来检查数码管的好坏,见附图5-1。
图5-1 4511驱动电路
2. 利用一个LED数码管,一块CD4511,一块74HC390,一块74HC00连接成一个十进制计数器,电路在晶振的作用下数码管从0—9显示,见附图5-2。
图5-2 74390十进制计数器
3. 利用一个LED数码管,一块CD4511,一块74HC390,一块74HC00和一个晶振连接成一个六进制计数器,数码管从0—6显示,见附图5-3。
图5-3 74390六进制计数器
4. 利用一个六进制电路和一个十进制连接成一个六十进制电路,电路可从0—59显示,见附图5-4。
图5-4 六十进制电路
5. 利用两个六十进制的电路合成一个双六十进制电路,两个六十进制之间有进位,见附图5-5。
图5-5 双六十进制电路
6. 利用CD4060、电阻及晶振连接成一个分频——晶振电路,见附图5-6。
图5-6 分频—晶振电路
7. 利用74HC51D和74HC00及电阻连接成一个校时电路,见附图5-7。
图5-7 校时电路
8. 利用74HC30和蜂鸣器连接成整点报时电路。见附图5-8。
图5-8 整点报时电路
9. 利用两个六十进制和一个十二进制连接成一个时、分、秒都会进位的电路总图,见附图5-9。
第四篇:如何看懂放大电路图
能够把微弱的信号放大的电路叫做放大电路或放大器。例如助听器里的关键部件就是一个放大器。
放大电路的用途和组成
放大器有交流放大器和直流放大器。交流放大器又可按频率分为低频、中源和高频;接输出信号强弱分成电压放大、功率放大等。此外还有用集成运算放大器和特殊晶体管作器件的放大器。它是电子电路中最复杂多变的电路。但初学者经常遇到的也只是少数几种较为典型的放大电路。
读放大电路图时也还是按照“逐级分解、抓住关键、细致分析、全面综合”的原则和步骤进行。首先把整个放大电路按输入、输出逐级分开,然后逐级抓住关键进行分析弄通原理。放大电路有它本身的特点:一是有静态和动态两种工作状态,所以有时往往要画出它的直流通路和交流通路才能进行分析;二是电路往往加有负反馈,这种反馈有时在本级内,有时是从后级反馈到前级,所以在分析这一级时还要能“瞻前顾后”。在弄通每一级的原理之后就可以把整个电路串通起来进行全面综合。
下面我们介绍几种常见的放大电路: 低频电压放大器
低频电压放大器是指工作频率在 20 赫~ 20 千赫之间、输出要求有一定电压值而不要求很强的电流的放大器。
(1)共发射极放大电路
图 1(a)是共发射极放大电路。C1 是输入电容,C2 是输出电容,三极管 VT 就是起放大作用的器件,RB 是基极偏置电阻 ,RC 是集电极负载电阻。1、3 端是输入,2、3 端是输出。3 端是公共点,通常是接地的,也称“地”端。静态时的直流通路见图 1(b),动态时交流通路见图 1(c)。电路的特点是电压放大倍数从十几到一百多,输出电压的相位和输入电压是相反的,性能不够稳定,可用于一般场合。
(2)分压式偏置共发射极放大电路
图 2 比图 1 多用 3 个元件。基极电压是由 RB1 和 RB2 分压取得的,所以称为分压偏置。发射极中增加电阻 RE 和电容 CE,CE 称交流旁路电容,对交流是短路的; RE 则有直流负反馈作用。所谓反馈是指把输出的变化通过某种方式送到输入端,作为输入的一部分。如果送回部分和原来的输入部分是相减的,就是负反馈。图中基极真正的输入电压是 RB2 上电压和 RE 上电压的差值,所以是负反馈。由于采取了上面两个措施,使电路工作稳定性能提高,是应用最广的放大电路。
(3)射极输出器
图 3(a)是一个射极输出器。它的输出电压是从射极输出的。图 3(b)是它的交流通路图,可以看到它是共集电极放大电路。
这个图中,晶体管真正的输入是 V i 和 V o 的差值,所以这是一个交流负反馈很深的电路。由于很深的负反馈,这个电路的特点是:电压放大倍数小于 1 而接近1,输出电压和输入电压同相,输入阻抗高输出阻抗低,失真小,频带宽,工作稳定。它经常被用作放大器的输入级、输出级或作阻抗匹配之用。
(4)低频放大器的耦合
一个放大器通常有好几级,级与级之间的联系就称为耦合。放大器的级间耦合方式有三种: ①RC 耦合,见图 4(a)。优点是简单、成本低。但性能不是最佳。② 变压器耦合,见图 4(b)。优点是阻抗匹配好、输出功率和效率高,但变压器制作比较麻烦。③ 直接耦合,见图 4(c)。优点是频带宽,可作直流放大器使用,但前后级工作有牵制,稳定性差,设计制作较麻烦。
功率放大器
能把输入信号放大并向负载提供足够大的功率的放大器叫功率放大器。例如收音机的末级放大器就是功率放大器。
(1)甲类单管功率放大器
图 5 是单管功率放大器,C1 是输入电容,T 是输出变压器。它的集电极负载电阻 Ri′ 是将负载电阻 R L 通过变压器匝数比折算过来的:
RC′=(N1 N2)2 RL=N 2 RL
负载电阻是低阻抗的扬声器,用变压器可以起阻抗变换作用,使负载得到较大的功率。
这个电路不管有没有输入信号,晶体管始终处于导通状,静态电流比较大,困此集电极损耗较大,效率不高,大约只有 35 %。这种工作状态被称为甲类工作状态。这种电路一般用在功率不太大的场合,它的输入方式可以是变压器耦合也可以是 RC 耦合。(2)乙类推挽功率放大器
图 6 是常用的乙类推挽功率放大电路。它由两个特性相同的晶体管组成对称电路,在没有输入信号时,每个管子都处于截止状态,静态电流几乎是零,只有在有信号输入时管子才导通,这种状态称为乙类工作状态。当输入信号是正弦波时,正半周时 VT1 导通 VT2 截止,负半周时 VT2 导通 VT1 截止。两个管子交替出现的电流在输出变压器中合成,使负载上得到纯正的正弦波。这种两管交替工作的形式叫做推挽电路。
乙类推挽放大器的输出功率较大,失真也小,效率也较高,一般可达 60 %。
(3)OTL 功率放大器
目前广泛应用的无变压器乙类推挽放大器,简称 OTL 电路,是一种性能很好的功率放大器。为了
易于说明,先介绍一个有输入变压器没有输出变压器的 OTL 电路,如图 7。
这个电路使用两个特性相同的晶体管,两组偏置电阻和发射极电阻的阻值也相同。在静态时,VT1、VT2 流过的电流很小,电容 C 上充有对地为 1 2 E c 的直流电压。在有输入信号时,正半周时 VT1 导通,VT2 截止,集电极电流 i c1 方向如图所示,负载 RL 上得到放大了的正半周输出信号。负半周时 VT1 截止,VT2 导通,集电极电流 i c2 的方向如图所示,RL 上得到放大了的负半周输出信号。这个电路的关键元件是电容器 C,它上面的电压就相当于 VT2 的供电电压。
以这个电路为基础,还有用三极管倒相的不用输入变压器的真正 OTL 电路,用 PNP 管和 NPN 管组成的互补对称式 OTL 电路,以及最新的桥接推挽功率放大器,简称 BTL 电路等等。
直流放大器
能够放大直流信号或变化很缓慢的信号的电路称为直流放大电路或直流放大器。测量和控制方面常用到这种放大器。
(1)双管直耦放大器
直流放大器不能用 RC 耦合或变压器耦合,只能用直接耦合方式。图 8 是一个两级直耦放大器。直耦方式会带来前后级工作点的相互牵制,电路中在 VT2 的发射极加电阻 R E 以提高后级发射极电位来解决前后级的牵制。直流放大器的另一个更重要的问题是零点漂移。所谓零点漂移是指放大器在没有输入信号时,由于工作点不稳定引起静态电位缓慢地变化,这种变化被逐级放大,使输出端产生虚假信号。放大器级数越多,零点漂移越严重。所以这种双管直耦放大器只能用于要求不高的场合。
(2)差分放大器
解决零点漂移的办法是采用差分放大器,图 9 是应用较广的射极耦合差分放大器。它使用双电源,其中 VT1 和 VT2 的特性相同,两组电阻数值也相同,R E 有负反馈作用。实际上这是一个桥形电路,两个 R C 和两个管子是四个桥臂,输出电压 V 0 从电桥的对角线上取出。没有输入信号时,因为 RC1=RC2 和两管特性相同,所以电桥是平衡的,输出是零。由于是接成桥形,零点漂移也很小。
差分放大器有良好的稳定性,因此得到广泛的应用。集成运算放大器
集成运算放大器是一种把多级直流放大器做在一个集成片上,只要在外部接少量元件就能完成各种功能的器件。因为它早期是用在模拟计算机中做加法器、乘法器用的,所以叫做运算放大器。它有十多个引脚,一般都用有 3 个端子的三角形符号表示,如图 10。它有两个输入端、1 个输出端,上面那个输入端叫做反相输入端,用“ — ”作标记;下面的叫同相输入端,用“+”作标记。
集成运算放大器可以完成加、减、乘、除、微分、积分等多种模拟运算,也可以接成交流或直流放大器应用。在作放大器应用时有:
(1)带调零的同相输出放大电路
图 11 是带调零端的同相输出运放电路。引脚 1、11、12 是调零端,调整 RP 可使输出端(8)在静态时输出电压为零。9、6 两脚分别接正、负电源。输入信号接到同相输入端(5),因此输出信号和输入信号同相。放大器负反馈经反馈电阻 R2 接到反相输入端(4)。同相输入接法的电压放大倍数总是大于 1 的。
(2)反相输出运放电路
也可以使输入信号从反相输入端接入,如图 12。如对电路要求不高,可以不用调零,这时可以把 3 个调零端短路。
输入信号从耦合电容 C1 经 R1 接入反相输入端,而同相输入端通过电阻 R3 接地。反相输入接法的电压放大倍数可以大于 1、等于 1 或小于 1。
(3)同相输出高输入阻抗运放电路
图 13 中没有接入 R1,相当于 R1 阻值无穷大,这时电路的电压放大倍数等于 1,输入阻抗可达几百千欧。
放大电路读图要点和举例
放大电路是电子电路中变化较多和较复杂的电路。在拿到一张放大电路图时,首先要把它逐级分解开,然后一级一级分析弄懂它的原理,最后再全面综合。读图时要注意: ① 在逐级分析时要区分开主要元器件和辅助元器件。放大器中使用的辅助元器件很多,如偏置电路中的温度补偿元件,稳压稳流元器件,防止自激振荡的防振元件、去耦元件,保护电路中的保护元件等。② 在分析中最主要和困难的是反馈的分析,要能找出反馈通路,判断反馈的极性和类型,特别是多级放大器,往往以后级将负反馈加到前级,因此更要细致分析。③ 一般低频放大器常用 RC 耦合方式;高频放大器则常常是和 LC 调谐电路有关的,或是用单调谐或是用双调谐电路,而且电路里使用的电容器容量一般也比较小。④ 注意晶体管和电源的极性,放大器中常常使用双电源,这是放大电路的特殊性。
例 1 助听器电路
图 14 是一个助听器电路,实际上是一个 4 级低频放大器。VT1、VT2 之间和 VT3、VT4 之间采用直接耦合方式,VT2 和 VT3 之间则用 RC 耦合。为了改善音质,VT1 和 VT3 的本级有并联电压负反馈(R2 和 R7)。由于使用高阻抗的耳机,所以可以把耳机直接接在 VT4 的集电极回路内。R6、C2 是去耦电路,C6 是电源滤波电容。
例 2 收音机低放电路
图 15 是普及型收音机的低放电路。电路共 3 级,第 1 级(VT1)前置电压放大,第 2 级(VT2)是推动级,第 3 级(VT3、VT4)是推挽功放。VT1 和 VT2 之间采用直接耦合,VT2 和 VT3、VT4 之间用输入变压器(T1)耦合并完成倒相,最后用输出变压器(T2)输出,使用低阻扬声器。此外,VT1 本级有并联电压负反馈(R1),T2 次级经 R3 送回到 VT2 有串联电压负反馈。电路中 C2 的作用是增强高音区的负反馈,减弱高音以增强低音。R4、C4 为去耦电路,C3 为电源的滤波电容。整个电路简单明了。
第五篇:简单的手机电池充电器电路图
简单的手机电池充电器电路图
发布者:深圳市朋越电子 http://pengyue.dzsc.com
下图是一个简单的手机电池充电器电路。设计简单,易于构建和廉价。它使用LM78XX调节,使输出电压调节和稳定。
下图是一个简单的手机电池充电器电路。设计简单,易于构建和廉价。它使用LM78XX调节,使输出电压调节和稳定。
手机在市场上提供的充电器是相当昂贵的。这里显示电路显示了作为一个低成本的选择收取手机或电池组,有一个7.2伏的评级,例如诺基亚6110/6150。
220-240V交流电源下台9V交流变压器X1。变压器的输出整流二极管D1至D4连接桥配置和积极的直流电源是直线有线充电器的输出接点,而负端通过限流电阻R2连接。
LED2的工作作为一个电阻R1为电流限制器和LED3服务,标志着充电状态,电源指示灯。虽然在充电期间,落差约3伏特发生在电阻R2,通过电阻R3 LED3切换。
外部直流电源源(例如,从一个汽车电池)也可能被应用到充满活力的充电器,在电阻R4后,极性保护二极管D5,限制了输入电流到
安全值。3端子正电压稳压器LM7806(IC1)提供固定的7.8V直流电压输出,因为LED1的共同端(2脚)和地面铁路IC1的输出电压上升到7.8V直流之间相互关联的。LED1的,也可以作为一个外部直流电源的电力指标。
电路上veroboard建设后,用它在一个适当的内阁。一个小的散热器高度为IC1的建议。