西亚斯微机原理期中试题及答案

时间:2019-05-13 22:39:41下载本文作者:会员上传
简介:写写帮文库小编为你整理了多篇相关的《西亚斯微机原理期中试题及答案》,但愿对你工作学习有帮助,当然你在写写帮文库还可以找到更多《西亚斯微机原理期中试题及答案》。

第一篇:西亚斯微机原理期中试题及答案

一、问答题(每小题1分共10分)

1、下列字符表示成相应的ASCII码是多少?

(1)换行

0AH

(2)字母“Q”

51H

(3)空格

20H

(4)(回车)

0DH

2、下列各机器数所表示数的范围是多少?(1)8位二进制无符号整数,0~255(2)8位二进制有符号整数;

-128,+127(3)16位二进制无符号定点整数;

0~65535 用补码表示的16位二进制有符号整数;-32768,+32767

3、有两个二进制数X=01101010,Y=10001100,试比较它们的大小。(1)X和Y两个数均为无符号数;X

(2)X和Y两个数均为有符号的补码数。X>Y

二、填空题(每小题1分)

1、对于R进制数来说,其基数(能使用的数字符号个数)是

R个,能使用的最小数字符号是

0。

与十进制数67等值的十六进制数是

43H

。二进制数101.011转换成十进制数是

5.375。

4、十六进制数0E12转换成二进制数是

11000010010B。

三、选择题(每小题1分共6分)

1、在计算机内部,一切信息的存取、处理和传送都是以

D

形式进行的。A)EBCDIC码

B)ASCII码

C)十六进制编码

D)二进制编码

2、与十进制数56等值的二进制数是

A。

A)111000

B)111001

C)101111

D)110110

3、十进制数59转换成八进制数是

A。

A)73Q

B)37Q

C)59Q

D)112Q

4、与十进制数58.75等值的十六进制数是

B

。A)A3.CH

B)3A.CH

C)3A.23H

D)C.3AH

5、二进制数1101.01转换成十进制数是

C

。A)17.256

B)13.5

C)13.25

D)17.5

6、十进制正数38的八位二进制补码是

D。

A)00011001

B)10100110

C)10011001

D)00100110

四、是非判断题(每小题1分共3分)

1、对于种类不同的计算机,其机器指令系统都是相同的。(×)

2、在计算机中,数据单位bit的意思是字节。(×)

3、八进制数的基数为8,因此在八进制数中可以使用的数字符号是0、1、2、3、4、5、6、7、8。(×)

四、简答题(每小题2.5分共47分)

1.微处理器,微型计算机和微型计算机系统三者之间有何区别?

答:微处理器即CPU,它包括运算器、控制器、寄存器阵列和内部总线等部分,用于实现微型计算机的运算和控制功能,是微型计算机的核心;一台微型计算机由微处理器、内存储器、I/O接口电路以及总线构成;微型计算机系统则包括硬件系统和软件系统两大部分,其中硬件系统又包括微型计算机和外围设备;由此可见,微处理器是微型计算机的重要组成部分,而微型计算机系统又主要由微型计算机作为其硬件构成。

2.CPU在内部结构上由哪几部分构成?CPU应具备哪些主要功能?

答:CPU在内部结构上由运算器、控制器、寄存器阵列和内部总线等各部分构成,其主要功能是完成各种算数及逻辑运算,并实现对整个微型计算机控制,为此,其内部又必须具备传递和暂存数据的功能。

3.累加器和其它通用寄存器相比有何不同?

答:累加器是通用寄存器之一,但累加器和其它通用寄存器相比又有其独特之处。累加器除了可用做通用寄存器存放数据外,对某些操作,一般操作前累加器用于存放一个操作数,操作后,累加器用于存放结果。

4.微型计算机的总线有哪几类?总线结构的特点是什么?

答:微型计算机的总线包括地址总线、数据总线和控制总线三类,总线结构的特点是结构简单、可靠性高、易于设计生产和维护,更主要的是便于扩充。5.完成下列各十六进制数的运算:

A39E+28DC,D5AB-7CE5 答:A39E+28DC=CC7A;D5AB-7CE5=58C6;6.分别列出下述10进制数的16进制数、压缩的BCD数、ASCII数字串(用16进制形式写出):10, 64, 78, 81, 92, 100, 125, 255 答:上述各数的16进制数依次为:AH,40H,4EH,51H,5CH,64H,7DH,FFH;上述各数的压缩的BCD数依次为:10H,64H,78H,81H,92H,0100H,0125H,0255H;上述各数的ASCII数字串依次为:3130H,3634H,3738H,3831H,3932H,313030H,313235H, 323535H;7.8086从功能上分成了EU和BIU两部分。这样设计的优点是什么? 答:传统计算机在执行程序时,CPU总是相继地完成取指令和执行指令的动作,即,指令的提取和执行是串行进行的。而8086CPU 在功能上分成了EU和BIU两部分,BIU负责取指令,EU负责指令的执行,它们之间既互相独立又互相配合,使得8086可以在执行指令的同时进行取指令的操作,即实现了取指令和执行指令的并行工作,大大提高了CPU和总线的利用率,从而提高了指令的处理速度。

8.8086 CPU中地址加法器的重要性体现在哪里? 答:地址加法器是8086 CPU的总线接口单元中的一个器件,在8086存储器分段组织方式中它是实现存储器寻址的一个关键器件,地址加法器将两个16位寄存器中的逻辑地址移位相加,得到一个20位的实际地址,把存储器寻址空间从64K扩大到1M,极大地扩大了微型计算机的程序存储空间,从而大大提高了程序运行效率。9.8086 CPU中有哪些寄存器?分组说明用途。哪些寄存器用来指示存储器单元的偏移地址? 答:8086 CPU中有8个通用寄存器AX、BX、CX、DX、SP、BP、SI、DI;两个控制寄存器IP、FL;四个段寄存器CS、DS、SS、ES。8个通用寄存器都可以用来暂存参加运算的数据或中间结果,但又有各自的专门用途。例如,AX专用做累加器,某些指令指定用它存放操作数和运算结果;CX为计数寄存器,在某些指令中做计数器使用;DX为数据寄存器;BX为基址寄存器,BP为基址指针,SI为源变址寄存器,DI为目的变址寄存器,这4个寄存器在数据寻址中用来存放段内偏移地址(有效地址)或段内偏移地址的一部分;SP为堆栈指示器,用来存放栈顶有效地址。两个控制寄存器用来存放有关的状态信息和控制信息。例如,标志寄存器FL用来存放状态标志和控制标志;而指令指针用来存放下一条要取指令的有效地址。四个段寄存器用来存放段地址。例如,CS寄存器用来存放代码段的段地址;DS寄存器用来存放数据段的段地址;SS寄存器用来存放堆栈段的段地址;ES寄存器用来存放扩展段的段地址。

10.8086系统中存储器的逻辑地址由哪两部分组成?物理地址由何器件生成?如何生成?每个段的逻辑地址与寄存器之间有何对应关系?

答:8086系统中存储器的逻辑地址由段地址(段首址)和段内偏移地址(有效地址)两部分组成;存储单元的物理地址由地址加法器生成,寻址时,CPU首先将段地址和段内偏移地址送入地址加法器,地址加法器将段地址左移4位并与段内偏移地址相加,得到一个20位的物理地址。数据段的段地址在DS寄存器中,段内偏移地址可能在BX、BP、SI或DI寄存器中。代码段的段地址在CS寄存器中,段内偏移地址在IP寄存器中。堆栈段的段地址在SS寄存器中,段内偏移地址在SP寄存器中。扩展段的段地址在ES寄存器中,段内偏移地址可能在BX、BP、SI或DI寄存器中。

11.设 AX=2875H、BX=34DFH、SS=1307H、SP=8H,依此执行 PUSH AX、PUSH BX、POP AX、POP CX后栈顶指针变为多少?AX=? BX=? CX=?

答:当前栈顶指针=SS*10H+SP=13070H+8H=13078H,依此执行PUSH AX、PUSH BX、POP AX、POP CX后栈顶指针仍为13078H。但AX=34DFH,BX=34DFH,CX=2875H。

12.写出把首地址为BLOCK的字数组的第6个字送到DX寄存器的指令。要求使用以下几种寻址方式:

(1)寄存器间接寻址(2)寄存器相对寻址(3)基址变址寻址 答:(1)使用寄存器间接寻址,把首地址为BLOCK的字数组的第6个字送到DX寄存器的指令为:

MOV BX,OFFSET BLOCK

ADD BX,12

MOV DX,[BX](2)使用寄存器相对寻址,把首地址为BLOCK的字数组的第6个字送到DX寄存器的指令为:

LEA BX,BLOCK

MOV DX,[BX+12](3)使用基址变址寻址,把首地址为BLOCK的字数组的第6个字送到DX寄存器的指令为:

LEA BX,BLOCK

MOV SI,12

MOV DX,[BX+SI] 13.现有(DS)=2000H,(BX)=0100H,(SI)=0002H,(20100H)=12H,(20101H)=34H,(20102H)=56H,(20103H)=78H,(21200H)=2AH,(21201H)=4CH,(21202H)=B7H,(21203H)=65H,试说明下列各条指令执行完后AX寄存器的内容。

(1)MOV AX,1200;

(AX)=

(2)MOV AX,BX;

(AX)=

(3)MOV AX,[1200H];

(AX)=

(4)MOV AX,[BX];

(AX)=

(5)MOV AX,[BX+1100];

(AX)=

(6)MOV AX,[BX+SI];

(AX)=

(7)MOV AX,[BX+SI+1100];

(AX)=

答:(1)指令MOV AX,1200H执行完后AX寄存器的内容为1200H;(2)指令MOV AX,BX执行完后AX寄存器的内容为0100H;

(3)指令MOV AX,[1200H]是将从物理地址=(DS)*10H+1200H=21200H开始的两个单元内容送AX,执行完后AX寄存器的内容为4C2AH;(4)指令MOV AX,[BX]是将从物理地址=(DS)*10H+(BX)=20100H开始的两个单元内容送AX,故执行完后AX寄存器的内容为3412H;

(5)指令MOV AX,[BX+1100]是将从物理地址=(DS)*10H+(BX)+1100H=21200H开始的两个单元内容送AX,故执行完后AX寄存器的内容为4C2AH;

(6)指令MOV AX,[BX+SI]是将从物理地址=(DS)*10H+(BX)+(SI)=20102H开始的两个单元内容送AX,故执行完后AX寄存器的内容为7856H;(7)指令MOV AX,[BX+SI+1100]是将从物理地址=(DS)*10H+(BX)+(SI)+1100H=21202H开始的两个单元内容送AX,故执行完后AX寄存器的内容为65B7H;

14.假设已知(DS)=2900H,(ES)=2100H,(SS)=1500H,(SI)=00A0H,(BX)= 0100H,(BP)=0010H,数据段中变量名VAL的偏移地址值为0050H,试指出下列源操作数字段的寻址方式是什么?其物理地址值是多少?

(1)MOV AX,0ABH

(2)MOV AX,BX(3)MOV AX,[100H]

(4)MOV AX,VAL(5)MOV AX,[BX]

(6)MOV AX,ES:[BX](7)MOV AX,[BP]

(8)MOV AX,[SI](9)MOV AX,[BX+10]

(10)MOV AX,VAL[BX](11)MOV AX,[BX][SI]

(12)MOV AX,[BP][SI] 答:(1)在指令 MOV AX,0ABH 中,源操作数字段的寻址方式是立即数寻址,其物理地址值=(CS)*10H+(IP);

(2)在指令 MOV AX,BX 中,源操作数字段的寻址方式是寄存器寻址,操作数在BX中,无物理地址;

(3)在指令 MOV AX,[100H] 中,源操作数字段的寻址方式是直接寻址,其物理地址值=(DS)*10H+100 =29000H+100H=29100;(4)在指令 MOV AX,VAL 中,源操作数字段的寻址方式是直接寻址,其物理地址值=(DS)*10H+50H =29000H+50H=29050H;

(5)在指令 MOV AX,[BX] 中,源操作数字段的寻址方式是寄存器间接寻址,其物理地址值=(DS)*10H +(BX)=29000H+100H=29100H;

(6)在指令 MOV AX,ES:[BX] 中,源操作数字段的寻址方式是寄存器间接寻址,其物理地址值=(ES)*10H+(BX)=21000H+100H=21100H;

(7)在指令 MOV AX,[BP] 中,源操作数字段的寻址方式是寄存器间接寻址,其物理地址值=(SS)*10H +(BP)=15000H+10H=15010H;

(8)在指令 MOV AX,[SI] 中,源操作数字段的寻址方式是寄存器间接寻址,其物理地址值=(DS)*10H +(SI)=29000H+0A0H=290A0H;

(9)在指令 MOV AX,[BX+10] 中,源操作数字段的寻址方式是寄存器相对寻址,其物理地址值=(DS)*10H+(BX)+0AH= 29000H+100H+0AH =2910AH;

(10)在指令 MOV AX,VAL[BX] 中,源操作数字段的寻址方式是寄存器相对寻址,其物理地址值=(DS)*10H+(BX)+50H= 29000H+100H+50H= 29150H;

(11)在指令 MOV AX,[BX][SI] 中,源操作数字段的寻址方式是基址变址寻址,其物理地址值=(DS)*10H+(BX)+(SI)=29000H+100H+0A0H =291A0H;

(12)在指令 MOV AX,[BP][SI] 中,源操作数字段的寻址方式是基址变址寻址,其物理地址值=(SS)*10H+(BP)+(SI)=15000H+10H+0A0H =150B0H 15.分别指出下列指令中的源操作数和目的操作数的寻址方式。(1)MOV SI,200(2)MOV CX,DATA[SI](3)ADD AX,[BX+DI](4)AND AX,BX(5)MOV [SI],AX 答:(1)目的操作数字段的寻址方式是寄存器寻址,源操作数字段的寻址方式是立即数寻址;(2)目的操作数的寻址方式是寄存器寻址,源操作数的寻址方式是寄存器相对寻址;(3)目的操作数的寻址方式是寄存器寻址,源操作数的寻址方式是基址变址寻址;(4)目的操作数的寻址方式是寄存器寻址,源操作数的寻址方式也是寄存器寻址;(5)目的操作数的寻址方式是寄存器间接寻址,源操作数的寻址方式是寄存器寻址; 16.写出以下指令中内存操作数的所在物理地址。(1)MOV AL,[BX+5](2)MOV [BP+5],AX(3)INC BYTE PTR [SI+3](4)MOV DL,ES:[BX+DI](5)MOV BX,[BX+SI+2] 答:(1)指令MOV AL,[BX+5]中内存操作数的所在地址=(DS)*10H+(BX)+5;

(2)指令MOV [BP+5],AX中内存操作数的所在地址=(SS)*10H+(BP)+5和(SS)*10H+(BP)+6;

(3)指令INC BYTE PTR[SI+3]中内存操作数的所在地址=(DS)+(SI)+3;

(4)指令MOV DL,ES:[BX+DI]中内存操作数的所在地址=(ES)*10H+(BX)+(DI);(5)指令MOV BX,[BX+SI+2]中内存操作数的所在地址=(DS)*10H+(BX)+(SI)+2和(DS)*10H+(BX)+(SI)+3;

17.判断下列指令书写是否正确,如有错误,指出错在何处。(1)MOV AL,BX

(9)MOV ES,3278H(2)MOV AL,SL

(10)PUSH AL(3)INC [BX]

(11)POP [BX](4)MOV 5,AL

(12)MOV [1A8H],23DH(5)MOV [BX],[SI]

(13)PUSH IP

(6)MOV BL,F5H

(14)MOV [AX],23DH(7)MOV DX,2000H

(15)SHL AX,5(8)POP CS

(16)MUL AX,BX 答:(1)MOV AL,BX 错,源操作数为字类型,目的操作数为字节类型,二者不一致。应改为:MOV AX,BX 或

MOV AL,BL ;

(2)MOV AL,SL 错,SI寄存器不能分为高8位和低8位使用,即没有SL寄存器。应改为:MOV AX,SI(3)INC [BX] 错,未指定操作数的类型。应改为:INC BYTE PTR [BX]

(4)MOV 5,AL 错,目的操作数使用了立即数,在指令中一般不允许。应改为:MOV DS:[5],AL

(5)MOV [BX],[SI] 错,源操作数和目的操作数均为内存单元,不允许。应改为:MOV AX,[SI] MOV [BX],AX(6)MOV BL,F5H 错,源操作数错,以A~F开头的数字前应加0。应改为:MOV BL,0F5H(7)MOV DX,2000H 正确。

(8)POP CS 错,不能将栈顶数据弹至CS中。

(9)MOV ES,3278H 错,立即数不能直接送ES寄存器。应改为:MOV AX,3278H MOV ES,AX(10)PUSH AL 错,栈操作不能按字节进行。应改为:PUSH AX(11)POP [BX] 正确。

(12)MOV [1A8H],23DH 错,源操作数是立即数,目的操作数必须使用寄存器指出。应改为:

MOV BX,1A8H

MOV [BX],23DH

(13)PUSH IP 错,不能用IP寄存器做源操作数。

(14)MOV [AX],23DH 错,不能用AX寄存器间接寻址。应改为:MOV BX,AX

MOV [BX],23DH(15)SHL AX,5 错,不能用大于己于1的立即数指出移位位数。应改为: MOV CL,5 SHL AX,CL(16)MUL AX,BX 错,目的操作数AX是隐含的,不能在指令中写出。应改为:MUL BX 18.设堆栈指针SP的初值为2000H,AX=3000H,BX=5000H,试问:(1)执行指令PUSH AX后(SP)=?

(2)再执行PUSH BX及POP AX后(SP)=?(AX)=?(BX)=? 答:(1)执行指令PUSH AX后(SP)=2000H-2=1FFEH;(2)再执行PUSH BX及POP AX后(SP)=1FFEH,(AX)=5000H,(BX)=5000H 19.要想完成把[2000H]送[1000H]中,用指令:MOV [1000H],[2000H]是否正确?如果不正确,应用什么方法? 答:把[2000H]送[1000H]中,用指令 MOV [1000H],[2000H]不正确,应改为:MOV AX,[2000H] MOV [1000H],AX

五、编写程序段(每小题2.5分共15分)分别写出实现如下功能的程序段

(1)双字减法(被减数7B1D2A79H,减数53E2345FH)。(2)使用移位指令实现一个字乘18的运算。(3)使用移位指令实现一个字除以10的运算。

(4)将AX中间8位,BX低四位,DX高四位拼成一个新字。

(5)将数据段中以BX为偏移地址的连续四个单元的内容颠倒过来

(6)将BX中的四位压缩BCD数用非压缩BCD数形式顺序放在AL、BL、CL、DL中。答:(1)双字减法的程序段是:

MOV AX,2A79H

;被减数的低位字送AX SUB AX,345FH

;低位字相减,结果送AX MOV BX,7B1DH

;被减数的高位字送BX SBB BX,53E2H

;高位字相减处并减去低位字相减产生的借位,结果送BX(2)使用移位指令实现一个字乘18的程序段是:

MOV AX,05F7H

;被乘数送AX SHL AX,1

;被乘数乘以2,结果在AX中

MOV BX,AX

;被乘数乘以2的结果暂存到BX MOV CL,3

;设置移位位数3 SHL AX,CL

;被乘数再乘以8(共乘以16),结果在AX中

ADD AX,BX

;被乘数再乘以18,结果在AX中(3)使用移位指令实现一个字除以10的运算,必须将X/10拆分成多项的和,而每一项都应是非的某次幂的倒数。利用等比级数的前N项和公式,可求出A0=X/8,公比Q=-1/4,故X/10=X/8-X/32+X/128-X/512+..., 所求的程序段是:

MOV AX,FE00H

;被除数送AX MOV CL,3

;设置移位位数3 SHR AX,CL

;被乘数除以8,结果在AX中

MOV BX,AX

;被乘数除以8的结果暂存到BX MOV CL,2

;设置移位位数2 SHR AX,CL

;被乘数除以4(累计除32),结果在AX中

SUB BX,AX

;被除数/8-被除数/32,结果在BX中

MOV CL,2

;设置移位位数2 SHR AX,CL

;被乘数除以4(累计除128),结果在AX中

ADD BX,AX

;被除数/8-被除数/32+被除数/128,结果在BX中

MOV CL,2

;设置移位位数2 SHR AX,CL

;被乘数除以4(累计除512),结果在AX中

SUB BX,AX

;被除数/8-被除数/32+被除数/128-被除数/512,结果在BX中(4)将AX中间8位,BX低四位,DX高四位拼成一个新字的程序段是:

AND DX,0F000H

;将DX的低12位清零,高4位不变

AND AX,0FF0H

;将AX的低4位清零,高4位清零,中间8位不变

AND BX,0FH

;将BX的高12位清零,低4位不变

ADD AX,BX ADD AX,DX

;按要求组成一个新字,结果放在AX中。

(5)将数据段中以BX为偏移地址的连续四个单元的内容颠倒过来的程序段是: MOV AL,[BX]

;数据段中BX为偏移地址的字单元内容送AX XCHG AL,[BX+3]

;数据段中BX+3为偏移地址的字单元内容与AX的内容交换

MOV [BX],AL

;数据段中BX+3为偏移地址的字单元内容送BX为偏移地址的字单元 MOV AL,[BX+1]

;数据段中BX+1为偏移地址的字单元内容送AX XCHG AL,[BX+2]

;数据段中BX+2为偏移地址的字单元内容与AX的内容交换

MOV [BX+1],AL

;数据段中BX+2为偏移地址的字单元内容送BX+1为偏移地址的字单元(6)将BX中的四位压缩BCD数用非压缩BCD数形式顺序放在AL、BL、CL、DL中的程序段是: MOV DL,BL

;四位压缩BCD数的低位字节送DL AND DL,0FH

;DL的高4位清零,得四位非压缩BCD数的最低位,放入DL中 MOV CL,4

;设置移位位数4 SHR BX,CL

;BX中的数据逻辑右移4位,使四位压缩BCD数的次低位位于BL的低4位 MOV CH,BL

;将BL的内容暂存到CH中保留

AND CH,0FH

;CH的高4位清零,得四位非压缩BCD数的次低位,放CH中 MOV CL,4

;设置移位位数4 SHR BX,CL

;BX中的数据逻辑右移4位,使四位压缩BCD数的次高位位于BL的低4位 MOV AL,BL

;将BL的内容暂存到AL中保留

AND BL,0FH

;BL的高4位清零,得四位非压缩BCD数的次高位,放BL中 MOV CL,4

;设置移位位数4 SHR AL,CL

;使四位压缩BCD数的最高位位于AL的低4位,得四位非压缩BCD数的次高 ;位,放入BL中

MOV CL,CH

;将四位非压缩BCD数的次低位移入CL中

六、编程题(每小题8分共16分)

1.假设在数据段、附加段和堆栈段中分别定义了字变量X、Y和Z,试编制一完整的程序计算 X+Y+Z,并将结果送X。(X=12EH,Y=4D2H,Z=2CAH)答:所求程序为: X_SEG SEGMENT

X DW 12eH X_SEG ENDS Y_SEG SEGMENT

Y DW 4d2H Y_SEG ENDS Z_SEG SEGMENT STACK ‘STACK’

Z DW 2CAH Z_SEG ENDS Code SEGMENT

ASSUME CS:Code,DS:X_SEG,ES:Y_SEG,SS:Z_SEG

Start: MOV AX, X_SEG

MOV DS, AX MOV AX, Y_SEG MOV ES, AX MOV AX,ES:Y ADD X, AX MOV BP, 0 MOV AX, [BP+Z] ADD X, AX MOV AH, 4CH INT 21H Code ENDS

END Start 2.写一个完整的程序放在代码段中,要求把数据段中的DADD1和附加段中的DADD2相加,并把结果存放在数据段中的SUM中。其中DADD1、DADD2为压缩BCD码,DADD1赋值为9876H,DADD2赋值为0F58AH。答:所求程序为: D_SEG SEGMENT

DADD1 DW 9876H

SUM 3 DUP(?)D_SEG ENDS E_SEG SEGMENT

DADD2 DW 0F58AH E_SEG ENDS C_SEG SEGMENT

ASSUME CS: C_SEG,DS:D_SEG,ES:E_SEG

Start: MOV AX, D_SEG

MOV DS, AX

MOV AX, E_SEG

MOV ES, AX..MOV AH, 4CH

INT 21H C_SEG ENDS

END Start

第二篇:微机原理试题及答案

微机原理与接口技术模拟试题

-1.实现DMA传送,需要()

①CPU通过执行指令来完成 ②CPU利用中断方式来完成 ③CPU利用查询方式来完成④不需要CPU参与即可完成 0 下面哪种说法不正确()

①内存地址也可做为接口地址使用

②内存地址不可做为接口地址使用

③接口地址不可做为内存地址使用

④接口地址也可做为外存地址使用

一、单项选择题(每小题1分,共16分)1.指令MOV AX,[BX][SI]中源操作数的寻址方式是()A.寄存器间接寻址 B.变址寻址 C.相对寻址 D.基址变址寻址

2.8086 CPU内有指示下条指令有效地址的指示器是()A.IP B.SP C.BP D.SI 3.设串行异步传送的数据格式是7个数据位、1个起始位,1个停止位、1个校验位,波特率为2400,则每秒钟传送的最大字符数为()A.100个 B.120个 C.10个 D.240个 4.采用高速缓存(cache)的目的是()A.扩大主存容量 B.提高CPU运行速度 C.提高总线速度 D.提高主存速度

5.在DMA方式下,数据从内存传送到外设的路径是()A.内存→CPU→总线→外设 B.内存→DMAC→外设 C.内存→数据总线→外设 D.外设→内存

6.若8086 CPU主频为8MHz,则其基本总线周期为()A.200ns B.500ns C.125ns D.250ns 7.8253工作在哪几种方式时,可输出1个时钟周期宽度(1clk)的负脉冲()A.方式0,4,5 B.方式2,4,5 C.方式1,2,4 D.方式0,2,4 8.CPU响应INTR和NMI中断时,相同的必要条件是()A.当前总线空闲 B.允许中断

C.当前访问内存结束 D.当前指令执行结束 9.8251A的操作命令字的作用是()A.决定8251A的数据传送格式 B.决定8251A实际操作 C.决定数据传送方向 D.决定8251A何时收/发数据 10.用2K×4位的RAM芯片组成16K字节的存储器,共需RAM芯片和片选地址分别为()A.16位和3片 B.8位和8片 C.4片和3位 D.32片和8位

11.8086/8088中除______两种寻址方式外,其它各种寻址方式的操作数均在存储器中。()A.立即寻址和直接寻址 B.寄存器寻址和直接寻址 C.立即寻址和寄存器寻址 D.立即寻址和间接寻址

12.设8259A当前最高优先级为IR5,若要使下一循环IR2为最低优先级,则OCW2应设为()A.01100010 B.11100000 C.11000010 D.11100010 13.设置特殊屏蔽方式的目的是()A.屏蔽低级中断 B.响应高级中断 C.响应低级中断 D.响应同级中断

14.设8255A的方式选择控制字为9BH,其含义是()A.A、B、C口全为输出 B.A、B、C口全为输入 C.A、B口为方式0且输出 D.以上都不对

15.8086/8088 CPU系统中最大模式下增加总线控制器8288的目的是()A.提高总线控制能力 B.提高总线驱动能力 C.控制协处理器 D.解决总线共享控制问题 16.同步通信传输信息时,其特点是()A.每个字符的传送不是独立的 B.字符之间的传送时间长度可不同 C.通信双方必须同步 D.字符发送速率由数据传输率确定

二、填空题(每空0.5分,共16分)1.一台完整的微型计算机应由________________________________四部分组成。2.只有________________________________时,CPU才执行总线周期,总线接口部件BIU的功能是________________________________。

3.总线标准是指____________________________________________。

4.时钟周期是CPU的时间基准,它由计算机的________________决定,若8086的时钟周期为250ns,则基本总线周期为________________。

5.最小模式系统除CPU、存储器、I/O接口和总线外,至少还应配置________________________________三种芯片部件。6.8086CPU响

断的条

是_____________________________________________________________________________________________。

7.8086 CPU中的状态标志是____________________________________________。8.一个完整的中断过程包括____________________________________________四个阶段。确定可屏蔽中断优先级的方法通常有____________________________________________三种。9.执行一

需的总

为____________________________________________之和。

10.CPU执行IN、OUT指令,在硬件上会使______________________信号有效。11.最小模式系统中除CPU以外的总线主模块是__________________,它与CPU间通过____________________两个信号来交换总线控制权。12.在存储

选的方

有____________________________________________三种。

13.用8K×8位的RAM芯片组成16K×16的存储器时,所需的RAM芯数、片内地址和产生片选信号的地址分别为____________________________。14.CPU与外

见的数

送三

控种

制,方

式其

有中___________________________________________________________________适用于高速数据传输。15.中断系统的基本功能是____________________________。

16.8255A中共有________________个8位端口,其中_____________口既可作数据口,又可产生控制信号,若要所有端口均为输出口,则方式选择字应为____________________________。

17.若要读取8253的当前计数值,则必须____________________________,若要其输出一正跳变沿信号,应选择工作方式____________________________。18.8251A的方式字、操作命令字和状态自三者间的关系是____________________________________________________________________________________。

19.DMA控制器可处于_______________________两种工作状态,DMA控制器的传送方式

(工

式)

有________________________________________________________四种。20.条件传送时,一个数据的传送过程包括________________________________________________________三个环节。21.外总线也叫____________________________,微机外总线通常有____________________________两种。

三、计算题(每小题4分,共12分)1.在串行异步传送中一个串行字符由1个起始位,7个数据位,1个校验位和1个停止位组成,每秒传送120个字符,则数据传送的波特率应为多少?传送每位信息所占用的时间为多少?

2.已知:I/O端口译码电路如图所示,请指出y1和y4的地址范围及操作类型。3.已知8251A的方式字为DAH,那么发送的字符格式应是怎样的?若要使接收和发送时的波特率分别为600波特和2400波特,则加在RxC和TxC引脚上的接收时钟和发送时钟应各为多少?

四、简答题(每小题5分,共20分)1.8259A中的中断屏蔽寄存器IMR和8086/8088的中断允许标志IF有何区别?在中断响应过程中,它们怎样配合起来工作?

2.用8K×8位的RAM芯片,8K×8位的EPROM芯片和3-8译码器74LS138构成一个16K×16位的RAM和16K×16位的ROM存储器,8086工作在最小模式,各需要多少芯片?画出该存储器的组成框图及其与CPU的连接图,写出各芯片的地址范围。

3.根据总线所处位置可分为哪几类?总线操作可分为哪几个阶段?RS-232C串行总线是用于哪两个设备间的串行通信标准?该标准包括哪些内容?

4.A/D转换器与系统连接时需要考虑哪些问题?一个完整的微机的A/D、D/A通道应包括哪几部分?

五、应用题(每小题12分,共36分)1.某微机系统中使用1片8253,其端口地址为300H、301H、302H、303H,系统提供的计数脉冲频率为500KHz,CLK1由8253内其它计数器提供,对8253的初始化程序如下所示,阅读该程序,请完成:(1)对程序加上适当注释。

(2)指出各计数器的工作方式、计数初值。

(3)各个计数器输出的定时信号形式及周期或频率。

(4)画出8253及其与系统总线的硬件连接图(端口译码电路用框图表示即可)。MOV DX, 303 MOV AL, 36H OUT DX, AL MOV DX, 300H MOV AL, 0F4H OUT DX, AL MOV AL, 01H OUT DX, AL OUT DX, 303H MOV AL, 54H OUT DX, AL MOV DX, 301H MOV AL, 0AH OUT DX, AL

2.8088系统中用8255A作打印机接口电路,用PA口作数据输出,CPU采用中断方式与8255A传送数据,要求输出一个数据后,从8255A的PC上输出一个负脉冲作为打印机的输入选通信号。设8255A的端口地址为80H、81H、82H和83H,输出数据存放在内存中2000H:3000H开始的单元中,中断服务程序的入口地址为3000H:2000H,中断类型码为11。要求:

(1)编写完成上述要求的初始化程序(即主程序)和输出10个字符的中断服务字程序。

(2)所有程序均应加适当注释和必要参数说明。

3.按下列要求对8251A进行初始化,并加适当注释。

(1)要求工作于异步方式,波特率系数为16,奇校验,8位数据位,1位停止位。(2)允许接收、允许发送、全部错误标志复位。

(3)查询8251A的状态字、当接收准备就绪时,则从8251A输入数据,否则等待。设8251A的控制口地址为3F2H,数据口地址为3F0H。

第三篇:微机原理试题和答案

微机原理试题

一、单项选择题(每小题1分,共20分)1.8086CPU由两个独立的工作单元组成,它们是执行单元EU和().A)总线控制逻辑器

B)内部通信寄存器

C)指令寄存器

D)总线接口单元

2.8086系统若用256KB*1动态存储器芯片可望构成有效存储系统的最小容量是().A)256KB

B)512KB

C)640KB

D)1MB 3.Intel8255A使用了()个端口地址。

A)1

B)2

C)3

D)4

4.PC机中为使工作于一般全嵌套方式的8259A中断控制器能接受下一个中断请求,在中断服务程序结束处就().A)发送OCW2指令

B)发送OCW3指令

C)执行IRET指令

D)执行POP指令

5.RAM是随机存储器,它分为()两种.A)ROM和SRAM

B)DRAM和SRAM

C)ROM和DRAM

D)ROM和CD-ROM 6.在程序运行过程中,确定下一条指令的物理地址的计算表达式是()

A)CS×16+IP

B)DS×16+SI

C)SS×16+SP

D)ES×16+DI

7.()是以CPU为核心,加上存储器,I/O接口和系统总线构成的.A)微处理器

B)微型计算机

C)微型计算机系统

D)计算机

8.对于掉电,8086/8088CPU是通过()来处理的.A)软件中断

B)可屏蔽中断

C)非屏蔽中断

D)DMA 9.计算机的存储器采用分级存储体系的主要目的是()。

A)便于读写数据

B)减小机箱的体积

C)便于系统升级

D)解决存储容量、价格和存取速度之间的矛盾

10.8259A的OCW1----中断屏蔽字()设置.A)在ICW之前

B)只允许一次

C)可允许多次

D)仅屏蔽某中断源时

11.将十六进制数163.5B转换成二进制数是)()

A)1101010101.1111001

B)110101010.11001011

C)1110101011.1101011

D)101100011.01011011 12.Intel 8086/8088微处理器有()地址线,直接寻址内存空间的范围是()。

A)10条,64KB

B)20条,64KB

C)16条,1M

D)20条,1M

13.Intel 8086/8088微处理器的标志寄存器中,作为记录指令操作结果的标志是()。

A)CF,OF,PF,AF,SF,ZF

B)CF,PF,ZF,SF

C)OF,DF,IF,SF,ZF,CF

D)IF,DF,OF,CF 14.下述对标志寄存器中标志位不产生影响的指令是()。

A)JMP NEXT

B)TEST AL,80H

C)SHL AL,1

D)INC SI 15.简单的汇编语言程序可以通过()来建立、修改和执行。

A)连接程序

B)调试程序

C)汇编程序

D)编辑程序

16.累加器AL中的内容是74H,执行CMP AL,47H指令后,累加器AL中的内容是()A)2DH

B)0D3H

C)00H

D)74H 17.LINK程序执行后可以生成一个以()为扩展名的文件。

A).COM

B).EXE

C).OBJ

D).LST

18.在8086/8088汇编语言源程序中,两个有符号的整数A和B比较后为了判断A是否大于B,使用()指令较好

A)JG

B)JA

C)JNB

D)JNBE

19.8086/8088读/写总线周期,微处理器是在()时钟采样READY信号,以便决定是否插入Tw。

A)T1

B)T2

C)T3

D)T4 20.中断向量表存放在存储器的()中。

A)FFC00H~FFFFFH

B)00000H~003FFH

C)EEC00H~FFFFFH

D)EEBFFH~FFFFFH

二、简答题(每题5分,共25分)

1.试说明查询数据传送方式完成一次数据输入过程的步骤。

2.有变量定义的伪指令如下:

NUMS DW 18,23 VAR

DB 'HOW ARE YOU!', 0DH, 0AH 试问:NUMS、VAR变量各分配了多少存储字节?

3.有一个8086中断电路如图1所示,请回答下列问题: 1)写出8086CPU 3条引脚6、7、8的符号及名称;: 2)写出芯片9的名称,并简述其功能。

4.定时器8253输入时钟频率为1MHz,并设定为按BCD码计数,若写入的计数初值为0080H,则该通道定时时间是多少?

5.画出共阳极LED数码显示器管的电路图,并写出 ‘0’ 的七段显示码。

三、简单分析题(每小题5分,共25分)1.执行下列程序段后,DX=_______,CF=_______。

MOV CL,04H MOV SHL

DX,CL

2.程序段如下:

PUSH

AX PUSH

BX POP

AX POP

BX 若初始值AX=23H,BX=78H,则程序段执行后,AX=,BX=

DX,5684H 3.已知AX=0FF60H,CF=1

MOV

DX,96 XOR

DH,0FFH

SBB

AX,DX

执行上述指令序列后,AX=____________,CF=_____________

4.设寄存器AL,BL,CL中内容均为76H,XOR

AL,0FH

AND

BL,0FH

OR

CL,0FH

执行上述指令序列后,AL=___________,BL=______________,CL=_____________。

5.y=sign(x)是一个符号函数,当x=0时,y=0;当x<0时,y=-1;当x>0时,y=+1,下面是该函数的程序段,并利用

DOS中断调用进行x值的输入和y值的显示。请在横线上填上适当的指令,每条横线只能填一条指令。

MOV AH,01H INT 21H

AND AL,AL JZ L2 JS L1 _____1)_

MOV AH,02H

INT 21H MOV DL,‘1’

JMP EXIT

L1:

MOV DL,‘-’

MOV AH,02H

INT 21H

MOV DL,‘1’

JMP EXIT

L2:

_____2)

EXIT: MOV AH,02H

INT 21H

HLT

四、编程题(10分)

编写一个完整的源程序,将BUF字节单元存放的两位BCD码,转换成2个字节的ASCII码,并分别存放在 ASC和ASC+1字节单元中。例如:(BUF字节单元)=58H,那么(ASC字节单元)=35H,(ASC+1字节单元)=38H

五、综合题(每小题10分,共20分)

1.用二片静态RAM芯片6264组成的8位微机存储器系统的电路如图2所示。(设地址总线为16位。)

1)存储器芯片#1和#2的存储容量是多大;

2)分析#1芯片和#2芯片的地址范围(需给出具体地址分配表)。

2.图3中是一个利用8255A控制A、B两路交通灯的电路。已知8255A各端口的地址分别为60H~63H。其中1秒延 时子程序名为DELAY,要求利用该子程序完成不同的延时要求。

1)说明该接口属于何种输入输出控制方式;

2)完成对8255A初始化编程;(控制字中无关位用“0”表示)3)写出实现控制序列:A路绿灯亮B路红灯亮45秒;A路黄灯亮B路红灯亮5秒;A路红灯亮B路绿灯亮60秒; A路红灯亮B路黄灯亮5秒的控制程序段。

第四篇:微机原理试题及答案

一.选择(每题1分)

下列各题四个选择项中,只有一个选项是正确的。请将正确选项号写在相应空位置上。

1.系统总线又称为_______,这是指模块式微处理机机箱内的底版总线。

1)主板总线 2)内总线 3)片内总线 4)局部总线

2.目前市场上出售的台式PC机中Pentium 4微处理器的主频一般为

1)0.5GHz左右 2)1GHz左右

3)3GHz左右 4)5GHz以上

3..按诺依曼结构理论,下面哪个不是计算机组成部分:

1)运算器2)控制器3)打印机4)复印机

4.程序设计人员不能直接使用的寄存器是__________

1)通用寄存器2)指令指针寄存器3)标志寄存器4)段寄存器

5. Pentium微处理器的结构之所以称为超标量结构,是因为下面哪一种原因?

1)Pentium微处理器不仅能进行32位运算,也能进行64位运算

2)Pentium微处理器内部含有多条指令流水线和多个执行部件

3)数据传输速度很快,每个总线周期最高能传送4个64位数据

4)微处理器芯片内部集成的晶体管数超过100万个,功耗很大

6.在任何时刻,存储器中会有一个程序是现役的,每一个现役程序最多可以使用___________

① 3个段② 4个段③ 5个段④ 6个段

7.Pentium微处理机配备了5个控制寄存器。其中没有定义,而供将来使用的是__________

1)CR1 2)CR2 3)CR3 4)CR4

8.Pentium地址总线是32位的,它的内部数据总线的宽度是:

1)16位 2)32位 3)64位 4)36位

9.Pentium的寄存器可分为浮点寄存器、系统级寄存器等___大类。

1)2 2)3 3)4 4)5

10.属于系统级寄存器的是________。

1)系统地址寄存器和控制寄存器2)通用寄存器和系统地址寄存器

3)通用寄存器和控制寄存器4)系统地址寄存器和段寄存器

11.下面是关于CPU与 Cache 之间关系的描述,其中正确的一条描述是:

1)Cache中存放的是主存储器中一部分信息的映像

2)用户可以直接访问Cache

3)片内Cache要比二级Cache的容量大得多

4)二级Cache要比片内Cache的速度快得多

12.在保护方式下,段寄存器内存放的是_________。

1)段基址 2)段选择符 3)段描述符 4)段描述符表基址

13.通常,人们把用符号表示计算机指令的语言称为——————。

1)机器语言 2)汇编语言 3)模拟语言 4)仿真语言

14.Pentium系统之所以为超标量计算机是因为采用了___________。

1)并行流水线结构 2)数据与指令分离的Cache结构

3)转移预测技术 4)提高了时钟频率

15.Pentium系统内约定,一个字的宽度是___。

1)1字节 2)2字节 3)4字节 4)8字节

16.Pentium用来作为堆栈指针的寄存器是:

1)EIP寄存器 2)EBP 寄存器 3)ESP寄存器 4)EDI寄存器

17.Pentium微处理机可访问的物理存储器的范围是__________。

1)4GB 2)64TB 3)4MB 4)16GB

18.存储管理是由分段存储管理和__________组成。

1)分段部件 2)分页部件 3)分页存储管理 4)虚拟管理

19. Pentium微处理机的分页存储管理系统把页的大小定义成__________。

1)16KB 2)4MB 3)4KB 4)4GB

20.经分段存储管理部件分段之后生成的线性地址由__________与12位偏移量组成。

1)段地址寄存器和10位页目录索引 2)段描述符表和10位页表索引

3)10位页目录索引和10位页表索引 4)10位页表索引和虚拟地址

21.段选择符(段寄存器)中请求特权级字段共__________位。

1)1位 2)2位 3)3位 4)4位

22.多段存储管理方式中,每一个程序都拥有它自己的__________,以及多种属于它自己的存储器段。

1)段描述符 2)段选择符 3)段选择符和段描述符 4)段描述符寄存器

23.符合汇编语言变量命名规则的变量名是__________。

1)MOV 2)CX 3)DATA 4)LPT1

24. Pentium微处理机是———微处理机

1)16位。2)32位。3)64位。4)准64位。

25.Pentium 微处理机配置的超标量执行机构允许————以并行方式执行。

1)一条指令 2)两条指令 3)三条指令 4)四条指令

26.Pentium标志寄存器上各标志位信息反映的是———。

1)寄存器堆栈中每一寄存器中的内容。

2)Pentium微处理机的状态信息。

3)Cache操作信息。

4)存储器状态信息。

27.当前,在Pentium机中,常用来在系统中的各部件之间进行高速数据传输操作的系统总线是:

1)ISA 2)EISA 3)PCI 4)VESA

28.下面关于微处理器的叙述中,错误的是

1)微处理器是用单片超大规模集成电路制成的具有运算和控制功能的处理器

2)一台计算机的CPU可能由1个、2个或多个微处理器组成

3)日常使用的PC机只有一个微处理器,它就是中央处理器

4)目前巨型计算机的CPU也由微处理器组成

29.Pentium机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是:

1)主存储器,Cache,寄存器,辅存 2)快存,主存储器,寄存器,辅存

3)寄存器,Cache,主存储器,辅存 4)寄存器,主存储器,Cache,辅存

30.用MB(兆字节)作为PC机主存容量的计量单位,这里1MB等于多少字节?

1)210 2)220 3)230 4)240

31.Pentium 微处理器在保护模式下对存储器进行访问时,段寄存器提供的是

1)段选择符 2)段基址

3)段描述符 4)偏移地址

32.下面是关于PCI总线的叙述,其中错误的是

1)PCI支持即插即用功能

2)PCI的地址线与数据线是复用的

3)PCI总线是一个16位宽的总线

4)PCI是一种独立于处理器的总线标准,可以支持多种处理器

33.Pentium微处理器在实施分页存储管理时,其最小页面的大小是

1)256B 2)4KB 3)1MB 4)4MB

34.下面关于总线的叙述中,错误的是

1)总线的位宽指的是总线能同时传送的数据位数

2)总线标准是指总线传送信息时应遵守的一些协议与规范

3)Pentium机中的PCI总线不支持成组传送方式

4)总线的宽带是指每秒钟总线上可传送的数据量

二.选择填空(每空1分)

1.Pentium微处理机的段寄存器(也称段选择符)是———位的寄存器,用它可选择

----------------个段的逻辑地址。

(1)32位(2)16位(3)8位(4)64位

(5)16KB(6)64TB(7)4GB(8)3.2GB

2..Pentium 微处理机实现的是———和———两级存储管理。

(1)主存储器(2)磁盘(3)分段管理(4)Cache

(5)分页管理(6)二级Cache

3.在保护方式下,Pentium微处理机可以访问———字节虚拟存储器地址空间和

———————字节实地址存储器空间。

(1)256KB(2)512KB(3)1MB(4)512MB(5)1GB

(6)4GB(7)21GB(8)32GB(9)1TB(10)32TB

(11)64TB(12)16TB 注:GB = 千兆TB = 兆兆

4.Pentium 微处理机段的转换过程是,由系统给出的地址以及程序给出的地址都是————,它是

由————和————组成。

(1)实地址(2)逻辑地址(3)一个32位的基地址(4)一个16位的

段选择符(5)一个只能在段内使用的32位的偏移量(6)20位的段的界限

5.Pentium 微处理机共配备有————段寄存器,它们都是————的寄存器,它们的作用是用来——。

(1)8个(2)16个(3)6个(4)32位的(5)16位

(6)从寄存器中选出所需的地址(7)从段描述符表中选出所需的段描述符

(8)从段描述符中选出32位的基地址(9)从段描述符中选出段的界限。

6.Pentium 微处理机浮点部件寄存器堆栈是由————个、————位的寄存器构成。

(1)16个(2)32个(3)8个(4)3个(5)16位

(6)32位(7)64位(8)80位

7.Pentium 微处理机浮点部件的状态字寄存器内容反映的是————。

(1)浮点部件的全部状态和环境(2)浮点部件的数值(3)浮点部件的总

线状态(4)Pentium 微处理机的状态和环境

8.总线是一种————,是由系统中各部件所共享,在————的控制之下将信息准确地传

送给————。

(1)公共信号(2)数据通道(3)专用地信号连线(4)主控设备

(5)中断源(6)从属设备(7)信号源(8)存储器

(9)寄存器

三.填空题:(每空1.分)1.目前微型计算机的基本工作原理是__________的原理,其基本结构属于冯·诺依曼结构。

2.Pentium的指令指针寄存器EIP中存放的是____________________。

3.运算器中进行的各种算术运算操作归结为__________两种最基本的操作。

4.Pentium微处理机规定了4个寄存器用于控制分段存储器管理中的数据结构位置。其中GDTR和IDTR称为___寄存器,LDTR和TR称为__________寄存器。

5.中断包括__________INTR和__________NMI。

6.指出下列指令语句中源操作数是__________;目的操作数是__________。

MOV AX,0CFH

7.假设BX寄存器上的内容为0100H,下列指令执行后AX寄存器的内容分别是什么?

MOV AX,1200H;(AX)=________

MOV AX,BX;(AX)=__________

ADD AX,BX;(AX)=__________

8.总线操作周期的4个操作阶段分别是————,————,——————,————。

四.判断题(对:√;错:×)(每题1分)

Pentium系统属于RISC类微处理机。

RISC类的微处理机,为了减少访问内存的次数而增加寄存器的数目。

Pentium数据寄存器可以存放8、16、32位二进制数据。

Pentium系统的段寄存器为32位寄存器。

Pentium的V流水线和U流水线都可执行任何指令。

对一个段进行访问,必须将这个段的描述符装入到段寄存器中。

Pentium段描述符是由8个字节共64个二进制位组成。

Pentium分段用于程序保护,分页用于把程序映射到大小固定的虚拟页上。

Pentium在进行分页转换中,页目录项的高20位页框地址是与物理存储器中的物理页是相对应的。

线性地址是同一标准的不分段的地址空间内的32位地址。

利用索引字段可以从拥有210个段描述符的段描述符表中选出任何一个段描述符。

Cache的命中率是指命中Cache的次数与访问Cache的次数之比。

当程序有高度的顺序性时,Cache更为有效。

Pentium处理机是32位微处理机,因此其内部数据总线是32位的。

RISC类微处理机采用大量通用寄存器,从根本上提高了CPU的运算速度,尤其适于在多任务处理的环境。

系统地址寄存器只能在保护方式下使用,所以又称其为保护方式寄存器。

异常是指微处理机检测到的异常情况,异常又进一步地划分为故障,自陷和异常终止三种。

运算器是存储信息的部件,是寄存器的一种。

通常,微处理机的控制部件是由程序计数器、指令寄存器、指令译码器、时序部件等组成。

Pentium微处理机配备有5个32位的控制寄存器:CR0、CR1、CR2、CR3、CR4。保存着跟任务有关的适合于所有任务的机器状态。

在Pentium微处理机的指令指针寄存器EIP内存放着下一条要执行的指令

在全局描述符表 GDT(Global Descriptor Table)中存放供所有程序共用的段描述符。

五.简答题

1.什么是超标量技术?试说明超标量技术在Pentium上是怎样实现的?(3分)

2.试简单说明Pentium将逻辑地址转换成物理地址的过程。(3分)

3.试简单说明Pentium浮点部件的流水线操作8个操作步骤及操作过程。(4分)

一.答案:

1.(2)2.(3)3.(4)4.(3)5.(2)

6.(4)7.(1)8.(3)9.3)10.1).(1)12.2)13.2)14.1)15.2)

16.3)17.1)18.3)19.3)20.3)

21.2)22.1)23.4)24.2)25.2)

26.2)27.3)28.1)29.3)30.2)

1)32 3)33 2)34 3)

二.答案:

1.2),5)2.3), 5)顺序可以换

3.11),6)4.2),4),5)

5.3)5)7)6.3),8)

7. 1)8.2),4),6)

三.答案

存储程序控制

当前代码段内下一条要执行指令的偏移量

相加和移位

全局描述符表和中断描述符表局部描述符表和任务状态

可屏蔽、不可屏蔽中断

AX 0CFH

1200H 0100H 0200H

总线请求和仲裁阶段 寻址阶段 数据传送阶段 结束阶段

四.答案:

1.错2.对3.对4.错5.错

6.错7.对8.错9.错10对

11错 12 对 13错 14错 15错

16对 17对 18错 19对 20错

21错 22对

五.答案

1.什么是超标量技术?试说明超标量技术在Pentium上是怎样实现的?(3分)

在一个时钟周期内同时执行一条以上的指令(或在一个时钟周期内同时执行2条指令)的技术,称为超标量技术。

在Pentium上,采用了U流水线和V流水线,从而实现了超标量操作运行。

第五篇:微机原理试题A(答案)

一、填空题(本题20分,每空1分)1、8086CPU对I/O端口采用单独编址方式,CPU区分对存储器还是对I/O端口访问的引脚是(M/I),当该引脚是(低电平)电平时表示CPU对I/O端口进行读写。

2、在8086微机系统中,内存单元中的二进制码可以认为是机器操作码、各种进制数据或者ASCII码,设某内存单元有二进制码10000101B;如理解为补码,它代表的十进制数值为(-123);如理解为BCD码,它对应的十进制数值为(85)。

3、异步串行需发送的8位二进制数为00111001,如采用一位起始位、一位偶校验位和一位停止位,那么串行口发送的帧信息为(01001110001B)。

4、设AL=6AH,执行SUB AL,0C7H后,标志位CF为(1),OF为(1)。

5、用2K×4的RAM芯片,组成32K×8的存储容量;需(32片)片该RAM芯片,最少需要(15)根寻址线,其中有(11)根片内寻址线。6、8086CPU的响应可屏蔽中断时,响应过程需要两个中断响应周期,每个中断响应周期有(4)个T状态,在第二个响应周期应该将中断类型号送到CPU数据总线(低8位)上;设该中断类型号为25H,则其中断服务程序的入口地址存放在中断向量表中的首地址为(000094H)的四个连续单元中。

7、执行完REPZ CMPSB后,CX>0,则说明(SI所指定的字符串与DI所指定的字符串不相等)。

8、指令JMP SHORT NEXT,在内序中的偏移地址为202AH(注,这是该指令第1字节所在的地址),设该指令的机器码为EBA9H(其中EBH为操作码,A9H为操作数),执行该指令后,CPU转移到偏移地址IP为(1FD5H)的指令继续工作。

9、芯片8255A的(A口)可工作在双向总线方式,此时需要(5)根联络控制线。10、8086响应可屏蔽硬件中断申请的条件是(INTR=1(或者有效)和IF=1)。

11、指令ADD AX,[BP+SI+200]的源操作数寻址方式是(相对基址加变址寻址方式),源操作数物理地址表达方式为(有效的物理地址=16×(SS)+(BP)+(SI)+200)。

一、答:

1.(1)M/I,(2)低电平2.(3)-123,(4)85 3.(5)01001110001B 4.(6)1,(7)1 5.(8)32片,(9)15,(10)11 6.(11)4个T状态,(12)低8位,(13)000094H 7.(14)SI所指定的字符串与DI所指定的字符串不相等 8.(15)1FD5H 9.(16)A口,(17)5根

10.(18)INTR=1(或者有效)和IF=1 11.(19)相对基址加变址寻址方式

二、判断是非题(‘√’表示是,‘×’表示否)(本题10分,每小题1分)1、8086CPU对堆栈段所在的物理存储器读写数据时,只能通过POP/PUSH指令来完成。× 2、8086CPU引脚ALE有效时,说明总线上AD15—AD0的信息是数据代码×

3、执行完当前指令后,CPU会自动检查INTR和NMI引脚是否有效。√

4、在8086微型计算机系统中,外设与存储器之间不能直接传送数据。× 5、8086CPU可执行指令:MOV [BX],[2000H] × 6、8086CPU的指令周期是不定的,是由若干个总线周期组成。√

7、中断控制器8259A的普通EOI结束中断方式就是CPU直接对中断服务寄存器(ISR)对应位复位。×

8、CPU对可编程接口芯片中的各可读写寄存器都是通过给定的地址来识别。×

9、RS-232C标准规定其逻辑“1”在有负载时电平范围为+3V~+15V。×

10、CACHE技术的基本思想就是将CPU经常访问的指令和数据保存在SRAM中,不常用的存放在大容量DRAM中。√

(20)有效的物理地址=16×(SS)+(BP)+(SI)+200

三、完善程序(本题30分,每小题10分)

1、阅读下面程序,回答相关问题。MOV AH, 44H IN AL, 30H TEXT AL, 80H JZ L1 SAL AH, 1 JMP STOP L1: SHR AH, 1 STOP: HLT(1)程序所完成的功能是什么?根据端口30H的D7位=1或=0决定AH是逻辑左移1位还是逻辑右移一位。

(2)如果(30H)=33H,则AH=?AH=22H

2、变量WORD1存放一字符串,将其中大写英文字母找出来存放到RESUILT开始的内存单元中,并在屏幕上显示这些字母。

DSEG SEGMENT

WORD1 DB „DF3456nj98,97KJH8?‟

RESUILT

DB 20 DUP(?)

DSEG ENDS

CSEG SEGMENT

()ASSUME CS:CSEG,DS:DSEG

MAIN

PROC FAR

START:PUSH DS

SUB

AX,AX

PUSH AX

MOV AX,DSEG

MOV DS,AX

()MOV CX,RESUILT-WORD1

MOV SI,OFFSET RESUILT

LEA

DI,WORDS

NEXT: MOV AL,[DI]

CMP

AL,‘A’

JC

X1

CMP

AL,5BH

()JNC X1 ?

MOV [SI],AL

INC

SI

X1:()INC DI

LOOP NEXT

()?MOV BYTE PTR [SI], '$' MOV DX,OFFSET RESUILT

MOV

AH,9

INT

21H

RET MAIN

ENDP CSEG

ENDS

END START

3、在 PC机中,8259A的中断请求信号引脚除IR2外均被系统占用。现假设某外设的中断请求信号由IR2端引入,要求编程实现CPU每次响应该中断时屏幕显示字符串“WELCOME!”,响应5次中断后,程序结束。已知主机启动时8259A中断类型码的高5位初始化为00001,故IR2的类型码为0AH;8259A的中断结束方式初始化设置为非自动结束,即需要在中断处理程序中发EOI命令;8259A的端口地址为20H(ICW1的地址)和21H。程序如下:

DATA SEGMENT

MESS DB ‘WELCOME!’,0AH,0DH,'$'

DATA1 DB

0 DATA ENDS CODE SEGMENT

ASSUME CS:CODE,DS:DATA START: MOV AX,SEG INT2 ;

(INT2为中断服务程序)

MOV DS,AX

MOV DX,OFFSET INT2

MOV AH,25H

INT 21H ;置中断向量表

CLI

IN

AL,21H ;读中断屏蔽寄存器

AND AL,0FBH ;开放IR2中断

OUT 21H,AL

STI

MOV

AX,SEG DATA1

MOV

DS,AX LOOP2: MOV AL,DATA1 ;等待中断

()NOP CMP AL,5

JC

LOOP2

CLI

IN

AL,21H

();屏蔽IR2中断

OR AL,4

OUT 21H,AL

STI

MOV AH,4CH

INT 21H INT2:

PUSH AX

PUSH DS

PUSH DX

STI

MOV AX,DATA ;中断处理子程序

MOV DS,AX

MOV DX,OFFSET MESS

MOV AH,09

INT 21H ;

MOV AL,20H

OUT 20H,AL ;发出EOI结束中断

()INC BYTE PTR DATA1

POP DX

()POP DS

POP AX

()IRET CODE

ENDS END

START

四、简答题(本题20分,每小题10分)

1、分别从8086CPU和8259A中断控制器的角度,分析嵌套中断与非嵌套中断的实现过程。

2、当8255A的B口工作在选通输入方式,需要什么控制联络信号?这些信号的物理意义是什么?并简要画出其时序关系。

五、设计与应用(本题20分)

利用下图所给的器件以及要求,回答下列问题:

1、设8253四个端口地址分别是0A4H,0A5H、0A6H和0A7H,请利用74LS138,完成8086对8253的片选及片内端口的寻址,并画出8086与8253之间的相关连线。(5分)

2、利用8253完成生产流水线的监视和计数功能,图中工件从光源与光敏电阻通过时,在晶体管的发射极上会产生一个脉冲,此脉冲作为8253通道0的计数输入,计数达到某个规定的值,通道1利用系统频率产生方波,驱动扬声器发声。请画出以8253为核心满足上述功能要求的相关通道各引脚连线简示图(5分)3、8086采用软件方式查询当前通道0的计数值,当通道0的计数工件数达到1000时,通道1就产生5000HZ的方波驱动扬声器发声。请完成实现这些功能的代码段程序(包括8253所涉及通道的初始化过程)。(10分)答:

1.2.接线如图。

通道0的地址0A4H、通道1的地址0A5H、通道3的地址0A6H、控制寄存器地址0A7H。

3.编程

CODES SEGMENT

ASSUME CS:CODES START:

MOV AL,00110001B;通道0方式0 BCD码

OUT 0A7H,AL

MOV AL,00 H

;1000的初值

OUT 0A4H,AL

MOV AL,10H

OUT 0A4H,AL LP1: IN AL,0A4H

;读通道0低位计数器

MOV AH,AL

IN AL,0A4H

;读通道0高位计数器

XCHG AH,AL

;AX位计数值

CMP AX,0

JNZ LP1

MOV AL,01110111B

OUT 0A7H,AL

MOV AL,00H

OUT 0A5H,AL

MOV AL,20H

OUT 0A5H,AL

JMP $ CODES ENDS

END START

;判别AX=0?即1000?

;1000计数到初始化通道1 方式3 BCD;5000HZ方波

下载西亚斯微机原理期中试题及答案word格式文档
下载西亚斯微机原理期中试题及答案.doc
将本文档下载到自己电脑,方便修改和收藏,请勿使用迅雷等下载。
点此处下载文档

文档为doc格式


声明:本文内容由互联网用户自发贡献自行上传,本网站不拥有所有权,未作人工编辑处理,也不承担相关法律责任。如果您发现有涉嫌版权的内容,欢迎发送邮件至:645879355@qq.com 进行举报,并提供相关证据,工作人员会在5个工作日内联系你,一经查实,本站将立刻删除涉嫌侵权内容。

相关范文推荐

    微机原理试题及答案1

    十进制数65用8位二进制数表示时应为 A. 11000001B B.0l000001B C. 0l00l0llB D.00111011B 2.十进制数-2用二进制补码表示,补码是 A.FDH B.02H C.FEH D.82H 3.当取......

    微机原理试题3及答案

    2009-2010-1学期微机原理考试A卷 《微机原理与接口技术》 考试题 ( A 卷 ) 一、填空题(每空1分,共15分) 1、若(SP)=FFFEH,(BX)=2345H,执行PUSH BX指令后,(SP)=( ),(BX)=( )。 2、已知AX=4A5BH,进位标......

    微机原理答案.

    部分习题答案(顾三乐整理编辑版) 第二章 计算机中的数值和编码 将十进制数转换为二进制和十六进制 (1) 129.75=1000 0001.11B=81.CH (2) 218.8125=1101 1010.1101B=DA.DH (3)......

    微机原理考试试题及答案[推荐5篇]

    《微机原理》期末考试试卷及答案 一、单项选择(在备选答案中选出一个正确答案,并将其号码填在题干后的括号内。每题2分,共30分) 1 .某微机最大可寻址的内存空间为16MB,其CPU地 址......

    微机原理考试试题及答案分析

    微型计算机原理与接口技术综合测试题一 一、 单项选择题 (下面题只有一个答案是正确的,选择正确答案填入空白处) 1.8086CPU通过( A )控制线来区分是存储器访问,还是I/O访问,当CPU......

    微机原理复习题及答案

    一、选择题 1.一般微机中不使用的控制方式是( D ) A.程序查询方式B.中断方式C.DMA方式 D.通道方式 2.控制器的功能是(C ) A.产生时序信号 B.从主存取出指令并完成指令操作......

    微机原理复习题及答案

    一、填空题 1. Rfb是运放 电阻,被放在 。 2. DAC0832内部有 地和 地。 3. LE是DAC0832内部寄存器的锁存命令。当其为 时,寄存器输出随 变化。 4. 当LE为0时,数据 在寄存器,不再......

    微机原理考试答案

    微机原理与应用考试答案 一、单选题(25分,每个1分) 1、8086当前被执行的指令放在(D) A、DS:BX B、SS:SP C、CS:PC D:CS:IP 2、8086CPU能够直接执行的语言是(B) A、汇编语言 B、机器语言......