第一篇:微机原理考试试题及答案
《微机原理》期末考试试卷及答案
一、单项选择(在备选答案中选出一个正确答案,并将其号码填在题干后的括号内。每题2分,共30分)1.某微机最大可寻址的内存空间为16MB,其CPU地 址总线至少应有()条。A.32 B.16 C.20 D.24 2.用8088CPU组成的PC机数据线是()。
A.8条单向线 B.16条单向线 C.8条双向线 D.16条双向线 3.8088CPU复位后的启动地址为()
A 00000H B.FFFF0H C.FFFFFH D.11111H 4.要禁止8259A的IR0的中断请求,则其中断屏蔽操作指令字OCW1应为()。A.80H B.28H C.E8H D.01H 5.在8086环境下,对单片方式使用的8259A进行初始化时,必须放置的初始化命令 字为()。
A.ICW1,ICW2,ICW3 B.ICW1,ICW2,ICW4 C.ICW1,ICW3,ICW4 D.ICW2,ICW3,ICW4 6.6166为2Kx8位的SRAM芯片,它的地址线条数为()。A.11 B.12 C.13 D.14 7.在计算机系统中,可用于传送中断请求和中断相应信号的是()。A.地址总线B.数据总线C.控制总线D.都不对 8.段寄存器装入2300H,该段的结束地址是()。
A.32FFFH B.23000H C.33FFFHD.33000H 9.8259芯片中,中断结束是指使(C)中相应位复位的动作。A.ISRB.IRRC.IMRD.以上都不对.在异步串行通信中,使用波特率来表示数据的传送速率,它是指()A.每秒钟传送的字符数B.每秒钟传送的二进制位数C.每秒钟传送的字节数D.每分钟传送的字节数 11.中断向量表占用内存地址空间为()。
A.00000H~003FFHB.00000H~000FFHC.00000H~00100HD.FFF00H~FFFFFH 12.实现CPU与8259A之间信息交换是()。
A.数据总线缓冲器 B.级联缓冲/比较器 C.读写控制电路D.数据总线缓冲器与读写控制电路 13.Intel 8253的最大输入时钟频率是()。A.5MHz B.2MHz C.1MHz D.4MHz.完成两数相加后是否溢出的运算,用()标志位判别。
A.ZF B.IF C.OF D.SF 15.8255A的方式选择控制字应写入()。A.A口B.B口C.C口D.控制口
二、填空题(把答案填写在题中横线上,每空1分,共20分).8086/8088CPU的数据线和地址线是以_____________ 方式轮流使用的。.CPU中的总线接口部件BIU,根据执行部件EU的要
求,完成_____________与 _____________或____________的数据传送。.8086中的BIU由_____________个_____________位段寄存器、一个_____________ 位指令指针、_____________字节指令队列、_____________位地址加法器和控制电路 组成。.8086/8088构成的微机中,每个主存单元对应两种地址:_________和__________。5.对于8259A的中断请求寄存器IRR,当某一个IRi端呈现_____________时,则表 示该端有中断请求。.若8259A中ICW2的初始值为40H,则在中断响应周期数据总线上出现的与IR5对 应的中断类型码为_____________。.在存储器的层次结构中,越远离CPU的存储器,其存取速度_____________,存储 容量_____________,价格_____________。.存储器的存取速度可用_____________和_____________两个时间参数来衡量,其 中后者比前者大。.中断返回指令IRET总是排在_____________。.若8255A的系统基地址为2F9H,且各端口都是奇地址,则8255A的三个端口地址 为_____________。
三、综合题(第1、3题各10分,第2、4题各15分,共50分)
1.存储器系统连接如下图,请分别写出图中第一组(1#、2#)、第二组(3#、4#)的地址分配范围。(写出具体步骤)2.计数器/定时器8253,振荡器(频率为1MHZ)连线如下图所示,其中振荡器的脉冲输出端接通道0的计数输入端CLK0,设8253的端口地址为180H~186H。
请完成以下任务:
(1)该电路中通道0的OUT0输出2KHZ连续方波,通道0的计数初值为多少(写出计算式)?GATE0应接何电位?在图上画出。(2)若要8253的OUT1端,能产生周期为1秒的连续方波,该如何解决?在图上画出。(3)写出实现上述功能的8253初始化程序。.设8255A的4个端口地址为90H~93H,将A口置成方式0输出,B口置成方式1输入,C作为输入口。要求编制8255A初始化程序并设计译码电路(可选用任意芯片),只用8位地址线(A0~A7)。
4.通过8259A产生中断使8255A的端口A经过反相驱动器连接一共阴极七段发光二极管显示器;端口B是中断方式的输入口。设8259A的中断类型码基值是32H。8255A口地址为60H-63H,8259A端口地址为20H、21H。试完成以下任务:
(1)设系统中只有一片8259A,中断请求信号为边沿触发方式,采用中断自动结束方式、全嵌套且工作在非缓冲方式,试完成8259A的初始化编程。
(2)若使LED上显示E,端口A送出的数据应为多少?如显示O端口A送出的数据又为多少?编写程序实现在LED上先显示E,再显示O的程序。
附8259A初始化命令字和操作命令字格式:
《微机原理》期末考试参考答案
一、单项选择(在备选答案中选出一个正确答案,并将其号码填在题干后的括号内。每题2分,共30分)
1. D 2. C 3. B 4. D 5. B 6. A 7. C 8. A 9. A 10. B 11. A 12. D 13. B 14. C 15. D
二、填空题(把答案填写在题中横线上,每空1分,共20分)
1._分时复用____ 2._CPU____;_存储器____;_I/O设备____3._4__;___16____;____16____;____6_____;____20____4._段地址___;__偏移地址___5._ 1___6._45H___7._越慢___;_越大___;_越低___8._存取时间___;_存取周期___9._最后___10._2FAH,2FCH,2FEH___
三、综合题(第1、3题10分,第2、4题15分,共50分)
1.A19 A18 A17 A16 A15 A14 A13 A12 – A0 0 …… 0 第一组范围: 0 0 1 1 1 1 0 1 …… 1 2分 即为:3C000H—3EFFFH 3分
A19 A18 A17 A16 A15 A14 A13 A12 – A0 0 …… 0 第二组范围: 0 0 1 1 0 0 1 1 …… 1 2分 即为:32000H—33FFFH 3分
2.(1)N0=1MHZ/2KHZ=500,GATE0接高电平,+5V; 2分(2)可将OUT0与CLK1相连,作为输入时钟脉冲; 3分(3)N1=2KHZ/2HZ=1000 2分 计数器0:MOV DX,186H MOV AL,00110111B 2分 OUT DX,AL MOV DX,180H MOV AL,00H 1分 OUT DX,AL MOV AL,05H OUT DX,AL 1分 计数器1:MOV DX,186H MOV AL,01110111B 2分 OUT DX,AL MOV DX,182H MOV AL,00H 1分 OUT DX,AL MOV AL,10H OUT DX,AL 1分
3.MOV AL,10001111B OUT 93H,AL 2分 IN AL,91H 1分 OUT 90H,AL 1分 译码电路连接如下: 6分 4.(1)MOV AL,0001011B OUT 20H,AL 1分 MOV AL,00110010B OUT 21H,AL 2分 MOV AL,00010011B OUT 21H,AL 2分
(2)如果显示E,则端口A送出的数据是30H;如果显示O,则端口A送出的数据是01H;程序如下:MOV AL,10000000B OUT 63H,AL 2分 MOV AL,30H OUT 60H,AL 2分 MOV AL,01H OUT 60H,AL 2分
分
分
2
第二篇:微机原理考试试题及答案分析
微型计算机原理与接口技术综合测试题一
一、单项选择题(下面题只有一个答案是正确的,选择正确答案填入空白处)1.8086CPU通过(A)控制线来区分是存储器访问,还是I/O访问,当CPU执行IN AL,DX指令时,该信号线为(B)电平。
(1)A.M/ IO B.C.ALE D.N/(2)A.高 B.低 C.ECL D.CMOS 2.n+1位有符号数x的补码表示范围为(B)。
A.-2n < x < 2n B.-2n ≤ x ≤ 2n-1 C.-2n-1 ≤ x ≤ 2n-1 D.-2n < x ≤ 2n
3.若要使寄存器AL中的高4位不变,低4位为0,所用指令为(B)。
A.AND AL, 0FH B.AND AL, 0FOH C.OR AL, 0FH D.OR AL 0FOH 4.下列MOV指令中,不正确的指令是(D)。
A.MOV AX, BX B.MOV AX, [BX] C.MOV AX, CX D.MOV AX, [CX]
5.中断指令INT 17H的中断服务程序的入口地址放在中断向量表地址(C)开始的4个存贮单元内。
A.00017H B.00068H C.0005CH D.0005EH 6.条件转移指令JNE的条件是(C)。
A.CF=0 B.CF=1 C.ZF=0 D.ZF=1 7.在8086/8088 CPU中,一个最基本的总线读写周期由(C)时钟周期(T状态)组成,在T1状态,CPU往总线上发(B)信息。
⑴ A.1个 B.2个 C.4个 D.6个 ⑵ A.数据 B.地址 C.状态 D.其它
8.8086有两种工作模式, 最小模式的特点是(A),最大模式的特点是(C)。⑴ A.CPU提供全部控制信号 B.由编程进行模式设定
C.不需要8286收发器 D.需要总线控制器8288 ⑵ A.M/ IN 引脚可直接引用 B.由编程进行模式设定
C.需要总线控制器8288 D.适用于单一处理机系统
9.在8086微机系统的RAM 存储单元器0000H:002CH开始依次存放23H,0FFH,00H,和0F0H四个字节,该向量对应的中断号是(B)。
A.0AH B.0BH C.0CH D.0DH
10.真值超出机器数表示范围称为溢出,此时标志寄存器中的(A)位被置位
A.OF B AF C PF D CF
11.8086 系统中内存储器地址空间为1M,而在进行I/O读写是,有效的地址线是(B)
A.高16位 B.低16位 C.高8位 D.低8位 12.8086 CPU中段寄存器用来存放(C)
A.存储器的物理地址 B.存储器的逻辑地址 C.存储器的段基值 D.存储器的起始地址
13.8259A可编程中断控制器的中断服务寄存器ISR用于(A)A.记忆正在处理中的中断 B.存放从外设来的中断请求信号
C.允许向CPU发中断请求 D.禁止向CPU发中断请求 14.8253 可编程定时/计数器的计数范围是(C)A.0-255 B.1-256 C.0-65535 D.1-65536
15.在8086中,(BX)=8282H,且题中指令已在队列中,则执行INC [BX]指令需要的总线周期数为(C)
A.0 B.1 C.2 D.3 16.8086中,(C)组寄存器都可以用来实现对存储器的寻址。
A.AX,SI,DI,BX B.BP,BX,CX,DX C.SI,DI,BP,BX D.BX,CX,SI,DI 17.微机系统中若用4片8259A构成主、从两级中断控制逻辑,接至CPU的可屏蔽中断请求线INTR上,最多可扩展为(B)级外部硬中断。A.32 B.29 C.28 D.24 18.在8086宏汇编过程中不会产生指令码,只用来指示汇编程序如何汇编的指令是(B)
A.汇编指令
B.伪指令 C.机器指令 D.宏指令 19.连接到64000h-6FFFFh地址范围上的存储器是用8k×8 RAM芯片构成的,该芯片要(B)片。
A.8片 B.6片 C.10片 D.12片
20.8086/8088指令OUT 80H,AL表示(C)
A.将80H送给AL B.将80H端口的内容送给AL C.将AL的内容送给80H端口 D.将AL内容送给80H内存单元 二.改错(若有错,请指出错误并说明原因)1.堆栈操作应满足先进先出原则。(堆栈操作应满足先进后出原则)2.CPU在未执行完当前指令的情况下,就可响应可屏蔽中断请求。(CPU必须在执行完当前指令以后,才可以响应可屏蔽中断请求。)3.8086CPU标志寄存器共有16位,每一位都有含义。(8086CPU标志寄存器共有16位,其中只有9位有含义。)
4.条件转移指令只能用于段内直接短转移。(1)
5.控制器的基本功能是:由程序计数器PC控制程序的有序运行,并完成各种算术逻辑运算。(1)
6.在8259A级连系统中,作为主片的8259A的某些IR引脚连接从片,同时也可以在另一些IR引脚上直接连接外设的中断请求信号端。(1)7.8086的中断分为可屏蔽中断和不可屏蔽中断两种。(1)
8.串行接口中“串行”的含意仅指接口与外设之间的数据交换是串行的,而接口与CPU之间的数据交换仍是并行的。(1)9.字长一定的情况下,原码、反码和补码所能表示的二进制真值范围是相同的。(1)10.所有进位计数制,其整数部分最低位的位权都是1(1)
三、填空题
1.某存贮器单元的实际地址为2BC60H,该单元在段地址为2AFOH中的偏移地址是___0D60H_______。
2. 8086 CPU复位后,寄存器中的值将进入初始态,问(CS)= ___0FFFFH_______,(IP)= _____0000H_____,(DS)= _0000H_________。
3.8086/8088 CPU内部结构按功能分为两部分,即_____EU____ 和____BIU______。
4.CPU对外设进行数据传送的方式有几种,即 __数据总线________,___地址总线________,或___控制总线________。
5.CPU从主存取一条指令并执行该指令的时间称为__指令周期________ , 它通常用若干个____总线周期______ 来表示,而后者又包含有若干个_____时钟周期_____。
6.8086/8088 CPU提供了接受外部中断请求信号的引脚是___INTR____ 和 ______NMI____。
7.-128的补码是
8.填入适当指令,使下面程序实现用移位、传送、加法指令完成(AX)与10相乘运算:SHL AX,____1______ MOV DX,AX MOV CL,___2_______
SHL AX,CL
ADD ___AX,DX_______ 9.时序控制方式有同步方式和
10.大部分DMAC都拥有单字节传送,传送,和成组传送方式 四.阅读程序并回答问题
1、已知:(AX)=2233H,(BX)=5566H, 执行了下面的程序段后,(AX)=_______ ,(BX)=______.CMP AX,BX JG NEXT XCHG AX,BX NEXT: NEG AX
2、已知:(AX)=6666H,(BX)=0FF00H,(CF)=0。在执行下面程序段后:(AX)=____,(BX)=____,(CF)=____.MOV AX,5555H AND AX,BX XOR AX,AX NOT BX
五、综合应用
1.8255A接口电路如图所示。已知8255A控制字寄存器的端口地址为103H,编写8255A初始化程序和循环彩灯控制程序。初始时D0亮,其余不亮,D0亮一秒后移位一次,D1亮,其余不亮,以此类推每隔一秒移位一次,每移位8次为一个循环.共循环8次。要求用汇编语言写出满足上述要求的程序段(已知一个延时1秒的子程序入口地址为DELAY1S)。2.已知存储器地址空间分配、RAM芯片(4K×4)、如图所示,请完成如下任务:
(1)图所示RAM芯片有几根地址线?几根数据线?用该RAM芯片构成图中所示存储器地址空间分配,共需要几个芯片?共分几个芯片组?
(2)设CPU的地址总线为20位,数据总线8位,画出这些芯片按图所示的地址空间构成的RAM存储器极其与CPU间的连接图(包括3-8译码器构成的片选8译码电路)。│
┏━━━━┓ ┏━━┷━━━┓ ┏━━━━━━┓
0000H ┃ RAM1 ┃ ┃!CS ┃ ─┨G1 Y0!┠─
┃ ┃ →┃A11 ┃ ─┨!G2a Y1!┠─
2000H ┠────┨.┃ ┃ ─┨!G2b ┃
┃ 空 ┃.┃ RAM(4K×4)┃ ┃.┃
┃ ┃.┃ ┃ ┃.┃
6000H ┠────┨ →┃A0 ┃ ┃.┃
┃ RAM2 ┃ ┃ ┃ ┃ ┃
┃ ┃ →┃!WE ┃ ─┨C ┃
7000H ┠────┨ ┃ ┃ ─┨B ┃
┃ 空 ┃ ┃ ┃ ─┨A Y7!┠─
┃ ┃ ┃ D3-D0 ┃ ┃ ┃
┗━━━━┛ ┗━━━━━━┛ ┗━━━━━━┛ ↓
RAM芯片
微型计算机原理与接口技术综合测试题二
一、单选题()1.8086CPU在执行MOV AL,[BX]指令的总线周期内,若BX存放的内容为1011H,则 和A0的状态是。
A.0,0 B.0,1 C.1,0 D.1,1()2.设x=-46,y=117,则[x-y]补和[x+y]补分别等于
。A.D2H和75H B.5DH和47H C.2EH和7lH D.47H和71H()3.8086CPU在进行无符号数比较时,应根据
标志位来判别。
A.CF和OF B.CF和PF C.CF和ZF D.ZF和OF()4.执行下列程序后,(AL)=。
MOV AL,92H SUB AL,7lH DAS A.21 B.11 C.21H D.11H()5.下列指令中正确的是。
A.MOV AX [SI] [DI] B.MOV BYTE PTR[BX],1000 C.PB8 EQU DS:[BP+8] D.MOV BX,OFFSET [SI]()6.在PC/XT中,NMI中断的中断矢量在中断矢量表中的位置
。A.是由程序指定的 B.是由DOS自动分配的
C.固定在08H开始的4个字节中 D.固定在中断矢量表的表首()7.在8086中,(BX)=8282H,且题中指令已在队列中,则执行INC [BX]指令需要的总线周期数为。
A.0 B.1 C.2 D.3()8.微机系统中若用4片8259A构成主、从两级中断控制逻辑,接至CPU的可屏蔽中断请求线INTR上,最多可扩展为
级外部硬中断。A.32 B.29 C.28 D.24()9.当存储器读写速度较慢时,需产生一个READY信号以实现与CPU的同步,CPU将在总线周期的时候采样该信号。
A.T2下降沿 B.T3下降沿 C.T2上升沿 D.T3上升沿
()10.8086中,组寄存器都可以用来实现对存储器的寻址。
A.AX,SI,DI,BX B.BP,BX,CX,DX C.SI,DI,BP,BX D.BX,CX,SI,DI
三、填空题
1.已知(AL)=0101110lB,执行指令NEG AL后再执行CBW,(AX)=。
2.在动态存储器2164的再生周期中,只需要
地址,所以在 和 这两个信号中,只有
变为低电平。
3.过程可重入是指,用
传递参数过程才可实现重入。
4.若(AL)=01001001B,执行 ADD AL,AL指令后,再执行 DAA命令,则(AL)=,(CF)=,(AF)=
。5.已知指令序列为:
MOV AX,0FFBDH MOV BX,12F8H IDIV BL 此指令序列执行后,(AX)=,(BX)=。
6.微型计算机中,CPU重复进行的基本操作是:、和。
7.若(CS)=4200H时,物理转移地址为4A230H,当CS的内容被设定为7900H时,物理转移地址为。
8.8259A工作在8086模式,中断向量字节ICW2=70H,若在IR3处有一中断请求信号,这时它的中断向量号为,该中断的服务程序入口地址保存在内存地址为 H至 H的个单元中。
四、程序阅读
1.阅读下列程序,写出程序执行后数据段BUF开始的10个内存单元中的内容。
DATA SEGMENT BUF DB 08H,12H,34H,56H,78H,9AH,0BCH,0DEH,0F0H,0FFH KEY DB 78H DATA ENDS CODE SEGMENT ASSUME CS:CODE,DS:DATA,ES:DATA START: MOV AX,DATA MOV DS,AX MOV ES,AX CLD LEA DI,BUF MOV CL,[DI] XOR CH,CH INC DI MOV AL,KEY REPNE SCASB JNE DONE DEC BUF MOV SI,DI DEC DI REP MOVSB
DONE: MOV AH,4CH INT 21H CODE ENDS END START 执行结果:BUF DB、、、、、、、、、2.在内存的NUM单元中有一个字节的带符号二进制数(补码表示),下列程序是将其对应的十进制数输出到显示器上。请对程序中的三处错误进行修正,并在空白处填上适当的语句。DATA SEGMENT NUM DB ?
BUFFER DB 10 DUP(?)DATA ENDS STACK SEGMENT PARA STACK „STACK‟ DB 100H DUP(?)STACK EVDS CODE SEGMENT
①
START: MOV AX,DATA MOV ES,AX MOV DS,DATA MOV CL,NUM LEA DL,BUFFER
②
MOV AL,0DH STOSB MOV AL,0AH STOSB MOV AL,CL OR AL,AL JS PLUS
③
MOV AL,„-‟ JMP GOON PLUS: MOV AL,„+‟ GOON: STOSB MOV BL,64H CALL CHANGE MOV BL,0AH CALL CHANGE MOV AL,30H ADD AL,CL STOSB MOV AL,„$‟ STOSB LEA DX,BUFPER
MOV AH,9 INC 21H ;输出十进制 MOV AH,4CH INT 21H CHANGE PROC NEAR MOV DL,0 AGAIN: SUB CL,BL JC DOWN INC DL JMP AGAIN DOWN:
④
MOV AL,30H ADD AL,DL STOSB ⑤
CHANGE ENDP CODE END END START
五、存储系统分析与设计
已知RAM芯片和地址译码器的引脚如题五图所示,试回答如下问题:(1)若要求构成一个8K×8的RAM阵列,需几片这样的芯片?设RAM阵列组占用起始地址为El000H的连续地址空间,试写出每块RAM芯片的地址空间。(2)若采用全地址译码方式译码,试画出存储器系统电路连接图;
(3)试编程:将55H写满每个芯片,而后再逐个单元读出做比较,若有错则CL=FFH,正确则CL=77H。
D4 ~ D1
微型计算机原理与接口技术综合测试题三
一、单选题
()1.在8086宏汇编过程中不会产生指令码,只用来指示汇编程序如何汇编的指令是。
A.汇编指令 B.伪指令 C.机器指令 D.宏指令
()2.在CMP AX,DX指令执行后,当标志位SF、OF、ZF满足下列逻辑关系(SF⊕OF)+ZF=0时,表明。
A.(AX)>(DX)B.(AX)≥(DX)C.(AX)<(DX)D.(AX)≤(DX)
()3.8086微机系统的RAM存储单元中,从0000H:002CH开始依次存放23H,0FFH,00H,和0F0H四个字节,该向量对应的中断号是。
A.0AH B.0BH C.0CH D.0DH
()4.8255的A口工作在方式1输入时,其中断允许控制位INTE的开/关是通过对 的按位置位/复位操作完成的。
A.PC0 B.PC2 C.PC4 D.PC6()5.在进入DMA工作方式之前,DMA控制器被当作CPU总线上的一个。
A.I/O设备 B.I/O接口 C.主处理器 D.协处理器()6.在 PC/XT中,设(AX)=9305H,(BX)=6279H,若ADD BX,AX指令后接着INTO指令则会。
A.进入 INTO中断服务子程序 B.执行 INTO后面的指令 C.死机 D.显示器显示 OVERFLOW()7.80486总线采用的是(1),一个最基本的总线周期由(2)个时钟周期(T状态)组成。
(1)A.同步总线协定 B.半同步总线协定 C.异步总线协定(2)D.2 E.3 F.4()8.微处理器系统中采用存储器映像方式编址时存储单元与I/O端口是通过 来区分的。
A.不同的地址编码 B.不同的读/写控制逻辑 C.专用I/O指令()9.在一个项目或产品研制的过程中,通常采用 ________ 类型的存储芯片来存放待调试的程序。
A.RAM B.ROM C.PROM D.E2PROM()10.8259A工作在8086/8088模式时,初始化命令字ICW2用来设置。A.中断向量地址的高8 位 B.中断类型号地址的高5位 C.中断向量的高5位 D.中断类型号的高5位
三、填空题
1. 设模为28,则52的补码为 _____H,-14的补码为 ______H,-0的反码为 _____H。2. 设内存中一个数据区的起始地址是1020H:0A1CBH,在存入5个字数据后,该数据区的下一个可以使用的单元的物理地址是 ________________。
3. 8086根据所构成系统大小的不同,可以工作在最大方式或最小方式。在最大方式下,系统需使用 ________ 来形成总线周期。
4. 微机系统内,按信息传输的范围不同,可有 ______,_________,_______,________等四级总线。5. CPU对外设进行数据传送的方式有几种,即 __________,___________,或___________。6. 汇编指令通常包括 ___________ 和 __________ 两部分。
7. 8086系统中,默认方式下对指令寻址由寄存器 ________ 和 _______ 完成,而堆栈段中的偏移量可由寄存器 ________ 或 _________ 来指示。8. 程序存储与程序控制原理的含义是 ___________________________________________。
四、程序阅读
1. 读程序,并标明内存中数据段的相关地址和内容。# SEGMENT BUFFER DB 3 DUP(0)A DB 41H LA EQU $ B DW 'AB' LB EQU $ BYTEB EQU BYTE PTR B C DD 41424344H LC EQU $
WORDC EQU WORD PTR C # ENDS CODE SEGMENT ASSUME DS:#, ES:#, CS:CODE START PROC FAR MOV AX,# MOV DS,AX MOV ES,AX LEA SI,BUFFER MOV [ SI ],BYTEB INC SI MOV [ SI ],WORDC ADD LA[ SI ],LB ADD LB[ SI ],LC MOV AH,4CH INT 21H START ENDP CODE ENDS END START
2. 设有100个字节数据(补码),存放在数据段中EA=2000H的存储区内,以下程序应能从该数据区中找出最大的1个数并存人同一数据段EA=2100H的单元中,请完成该程序(在空白处填入适当的语句)。MAX: MOV BX,MOV AL,[BX] MOV CX,LOOP1: INC BX CMP AL,[BX]
LOOP2 MOV AL,[BX] LOOP2: DEC CX JNZ MOV,AL
五、编址连线
已知某8088微机系统中有两个3 ~ 8译码器74LS138,如题五图所示,分别用于存储器 和I/O端口的地址选择。试按图中连线把两个译码器的各个输出线的寻址范围列表写出,未标出的高位地址线为低电平。74LS138输人输出关系为:
微型计算机原理与接口技术综合测试题五
一、填空:(每空1分,共20分)
1、设字长为八位,有x=-1,y=124,则有:[x+y]补=______,[x-y] 补=_______;
2、数制转换:247.86= H =______________BCD;
3、在8086CPU中,由于BIU和EU分开,所以_____和_____ 可以重叠操作,提高了CPU的利用率; 4、8086的中断向量表位于内存的_______区域,它可以容纳____个中断向量,每一个向量占____ 个字节; 5、8086系统中,地址FFFF0H是___________________ 地址; 6、8086CPU的MN/MX引脚的作用是____________________; 7、8251芯片中设立了_____、_____ 和______三种出错标志; 8、8086CPU中典型总线周期由____个时钟周期组成,其中T1期间,CPU输出______信息;如有必要时,可以在__________两个时钟周期之间插入1个或多个TW等待周期。9、8259A共有___个可编程的寄存器,它们分别用于接受CPU送来的______命令字和________命令字。
二、简答题:(20分)
1、什么是信号的调制与解调?为什么要进行调制和解调?试举出一种调制的方式。(5分)
2、已有AX=E896H,BX=3976H,若执行ADD BX,AX指令,则结果BX,AX,标志位CF,OF,ZF各为何值?(5分)
3、有变量定义的伪指令如下:
NUMS DW 18 DUP(4 DUP(5),23)VAR DB 'HOW ARE YOU!', 0DH, 0AH 试问:NUMS、VAR变量各分配了多少存储字节?(5分)
4、已有MOV AL,INF[BP+SI]与MOV AL,ES:INF[BP+SI]两条指令,试问:其源操作数采用何种寻址方式?是字或是字节操作?两条指令有何区别?(5分)
三、读图(10分)下图中,AB7~AB0为8086CPU低八位地址总线
试问:
1、8259A占用______个端口地址,分别为____________,其中ICW1的设置地 址为_________________; 2、8255A占用_____个端口地址,分别为__________________,其中控制寄存器的地址为_______。
五、阅读程序与接口芯片初始化:(26分)
1、源程序如下:(6分)MOV CL,4 MOV AX,[2000H] SHL AL,CL SHR AX,CL MOV [2000H],AX 试问:j若程序执行前,数据段内(2000H)=09H,(2001H)=03H, 则执行后有(2000H)=_____,(2001H)=______。
k本程序段的功能_________________________。
2、源程序如下:(4分)
MOV AL,0B7H AND AL,0DDH XOR AL,81H OR AL,33H JP LAB1
JMP LAB2 试问:j执行程序后AL=_______;k程序将转到哪一个地址执行:__________。
3、源程序如下:(6分)MOV CX,9 MOV AL,01H MOV SI,1000H NEXT: MOV [SI],AL INC SI SHL AL,1 LOOP NEXT
试问:j执行本程序后有:AL=_____;SI=______;CX=______;k本程序的功能是______________________________。
4、某系统中8253占用地址为100H~103H。初始化程序如下:(4分)MOV DX,103H MOV AL,16H OUT DX,AL SUB DX,3 OUT DX,AL 试问:j此段程序是给8253的哪一个计数器初始化?安排工作在哪种工作方式?__________________;
k若该计数器的输入脉冲的频率为1MHZ,则其输出脉冲的频率为:___________。
5、已知某8255A在系统中占用88~8BH号端口地址,现欲安排其PA,PB,PC口全部为输出,PA,PB口均工作于方式0模式,并将PC6置位,使PC3复位,试编写出相应的初始化程序:(6分)
微型计算机原理与接口技术综合测试题六
一、填空题(20分,每空1分)
1、将十进制数279.85转换成十六进制数、八进制数、二进制数及BCD码数分别为:________H,________Q,_____B, BCD。
2、字长为8位的二进制数10010100B,若它表示无符号数,或原码数,或补码数,则该数的真值应分别为______D,______D或______D。
3、已知BX=7830H,CF=1,执行指令:ADC BX,87CFH之后,BX=____________,标志位的状态分别为CF=_______,ZF=_______, OF=________,SF=__________。4、8086中,BIU部件完成______功能,EU部件完成 _____功能。5、8086中引脚BHE信号有效的含义表示________________。6、8086正常的存储器读/写总线周期由________个T状态组成,ALE信号在__________状态内有效,其作用是______________。
7、设8086系统中采用单片8259A,其8259A的ICW2=32H,则对应IR5的中断类型号为____________H,它的中断入口地址在中断向量表中的地址为____________________H。
二、简答及判断题(共17分)
1、某指令对应当前段寄存器CS=FFFFH,指令指针寄存器IP=FF00H,此时,该指令的物理地址为多少?指向这一物理地址的CS值和IP值是唯一的吗?试举例说明(4分)2、8086CPU的FLAG寄存器中,状态标志和控制标志有何不同?程序中是怎样利用这两类标志的?(4分)
3、设采用8251A进行串行异步传输,每帧信息对应1个起始位,7个数据位,1个奇/偶校验位,1个停止位,波特率为4800,则每分钟能传输的最大字符数为多少个?(4分)
三、读图和作图题(20分)
1、8086系统中接口连接关系如下图所示。要求回答以下问题:(1)试分别确定8255,8253,8259及8251的端口地址(12分);(2)设8255的PA口为输出,PB口为输入,试写出对PA口和PB口执行输入/输出操作的指令。(2分)8255的端口地址为:___________________________________; 8253的端口地址为:___________________________________; 8259的端口地址为:___________________________________; 8251的端口地址为:___________________________________;
对PA口操作的I/O指令为_______________________________; 对PB口操作的I/O指令为______________________________。
2、作图题。
系统采用4个接口芯片:8253,8251,8259及8255。要求8253的通道0用作实时时钟,每当定时时间到之后向8259的IR2送入中断申请信号。8253通道1用作方波发生器作为8251的收发时钟脉冲。8253通道0,通道1的门控信号由8255PC口的PC3和PC2控制。(1)画出4个芯片之间控制线的连接图;(4分)(2)8253的两个通道应分别工作在什么方式?(2分)
四、程序阅读题(20分)
1、源程序如下:(5分)MOV AH,0 MOV AL,9 MOV BL,8 ADD AL,BL AAA AAD DIV AL 结果AL_________,AH=___________,BL=_____________。
2、源程序如下:(5分)MOV AX,SEG TABLE ;TABLE为表头 MOV ES,AX MOV DI,OFFSET TABLE MOV AL,„0‟ MOV CX,100 CLD
REPNE SCASB 问:1)该段程序完成什么功能?
2)该段程序执行完毕之后,ZF和CX有几种可能的数值?各代表什么含义?
3、源程序如下:(5分)CMP AX,BX JNC L1 JZ L2 JNS L3 JNO L4 JMP L5
设AX=74C3H,BX=95C3H,则程序最后将转到哪个标号处执行?试说明理由。
4、源程序如下:(5分)MOV DX,143H MOV AL,77H OUT DX,AL MOV AX,0 DEC DX DEC DX OUT DX,AL MOV AL,AH OUT DX,AL 设8253的端口地址为140H~143H,问:(1)程序是对8253的哪个通道进行初始化?(2)该通道的计数常数为多少?
(3)若该通道时钟脉冲CLK的周期为1µs,则输出脉冲OUT的周期为多少µs?
五、编程题(23分)1、8255的编程。(共10分)设8255的端口地址为200H~203H。
(1)要求PA口方式1,输入;PB口方式0输出;PC7~PC6为输入;PC1~PC0为输出。试写出8255的初始化程序。(3分)(2)程序要求当PC7=0时置位PC1,而当PC6=1时复位PC0,试编制相应的程序。(7分)
2、自BUFFER开始的缓冲区有6个字节型的无符号数:10,0,20,15,38,236,试编制8086汇编语言程序,要求找出它们的最大值、最小值及平均值,分别送到MAX、MIN和AVI三个字节型的内存单元。(13分)要求按完整的汇编语言格式编写源程序
微型计算机原理与接口技术综合测试题一(答案)
一、单项选择题 1.(1)A(2)B 2.B 3.B 4.D 5.C 6.C 7.(1)C(2)B 8.(1)A(2)C 9.B 10.A 11 B 12 C 13 A 14 C 15 C 16 C 17 B 18 B 19 B 20 C
二、改错 1.´ 堆栈操作应满足先进后出原则。2.´ CPU必须在执行完当前指令以后,才可以响应可屏蔽中断请求。
3.´ 8086CPU标志寄存器共有16位,其中只有9位有含义。4.√(注:段内短转移只有直接形式,没有间接形式)5 ´ 6 √ 7´ 8 √ 9 ´
10√
三、填空题
1.0D60H 2.0FFFFH、0000H、0000H 3.接口部件BIU、执行部件EU 5.指令周期、总线周期、时钟周期 6.NMI、INTR 8.
1、2、AX , DX
四、阅读程序并回答题
1.0AA9AH、2233H(注:程序第三行显然应该是 XCHG AX , BX)2.0000H、00FFH、0
五、8255编程。因为用到LOOP指令,循环计数器应该使用CX,而不应该只用CL。MOV DX , 103H;103H为方式控制字地址
MOV AL , 80H OUT DX , AL ;设置该8255 B口为方式0输出,其他位可置0 MOV CX , 8 ;设置循环次数
MOV DX , 101H ;101H 为B口数据端口地址
AGAIN: MOV AL , 01H ;先设置D0位输出为高电平,点亮第一个彩灯 NEXTP: OUT DX , AL CALL DELAY1S ;B口相应位发出高电平点亮彩灯,并维持1S SHL AL , 1 JNZ NEXTP LOOP AGAIN
微型计算机原理与接口技术综合测试题二(答案)
一、单选题
1.B 2.B 3.C 4.C 5.D 6.C 7.C 8.B 9.B 10.C
二、多选题
1.B D 2.A B D 3.A B C 4.A D 5.B D 6.A B C D 7.B C 8.B D 9.A B 10.A B C D
三、填空题
1. 0FFA3H 2.行,3.一个过程在没执行完时又被调用,堆栈 4. 10011000B,0,1 5.0308H,12F8H 6.取指令,分析指令,执行指令 7. 81230H 简析:段内偏移地址= 物理地址-段基址*16=4A230H-42000H=8230H,则(CS)=7900H时,物理地址=79000H+8230H=81230H。8. 73H,1CC,1CF,4 简析:ICW2中记录了8259A的8级中断对应的中断类型号的高5位,中断类型号的低3位由中断引脚编号确定,所以IR3脚对应的中断类型号为73H,中断服务程序的入口地址=中断类型号*4=73H*4=1CCH。
四、程序阅读
1.程序执行后BUF内容为:
07H,12H,34H,56H,9AH,0BCH,0DEH,0F0H.0F0H,0FFH 此程序的功能是:BUF单元中存放计数值“08H”,则程序将从BUF+1开始的8个单元中查找关键字78H,若找到则BUF单元计数值减1,且后面8-n四个单元的内容依次前移1字节,n为78H的位置指示,本题中n=4。2.
(1)错误语句:第12行 MOV DS,DATA 改正:MOV DS,AX 第22行 JS PLUS JNS PLUS 倒数第2行 CODE END CODE ENDS(2)需补充的语句: ①ASSUME DS:DATA,SS:STACK,CS:CODE,ES:DATA
②CLD
③NEG CL
④ADD CL,BL
⑤RET
五、存储系统分析与设计
(1)题五图中所示RAM芯片有12根地址线和4根数据线,因此一片这样的RAM芯片其存储容量为212*4bit=4K*4bit,若需构成8K*8的RAM阵列,共需(8K*8)/(4K*4)=4片。这4片RAM芯片应分成2个芯片组,每个芯片组中RAM芯片的地址线A11 ~ A0、读写控制线 和片选控制线 都连在一起,因此每组中的RAM芯片占用的地址空间完全一样,只是分别提供高4位和低4位的数据,这两个芯片组的地址空间分别为:①组E1000H ~ E1FFFH和②组E2000H ~ E2FFFH。
(2)全译码系统的电路连接可以如下题五图(答案)所示。图中4个芯片的 控制线和A11 ~ A0地址线是连接在一起的。
(3)一种可能的填写内存的程序代码如下:
MOV AX,0El00H MOV DS,AX ;给数据段、附加数据段寄存器赋初值
MOV ES,AX
MOV DI,0 CLD MOV CX,2000H ;设置循环计数器赋初值 MOV AL,55H REP STOSB ;向DI所指的内存单元中填写“55H” MOV DI,0
MOV CX,2000H REPZ SCASB ;扫描并比较
JNZ NEXT ;如有不等于55H的单元,转到NEXT处理 MOV CL,77H ;正确 JMP EXIT NEXT: MOV CL,0FFH ;出错 EXIT: HLT
微型计算机原理与接口技术综合测试题三(答案)
一、单选题
1.B 2.A 3.B 4.C 5.B 6.B 7.(1)B(2)D 8.A 9.D 10.D
二、判断题 1.×
2.√ 3.×
4.× 5.√ 6.×
7.×
8.√
三、填空题
1. 34H,0F2H,0FFH
2. 1020H:0A1D5H 或1A3D5H 3. 总线控制器8288 4. 片内总线,片(间)总线,系统内总线,系统外总线 5. 程序方式,中断方式,DMA方式 6. 操作码,操作数 7. CS,IP,SP,BP 8. 用户应预先将程序存入存储器,计算机开始工作后,其控制器将自动、依次地从存储器中取出程序指令并加以执行,而不需人工干涉。
四、程序阅读
1. 内存单元的地址和内容如题四(1)图答案所示。2.2000H,99,JGE,LOOP1,[2100H]
五、编址连线
从 的连接方法可以看出,片选 对存储器寻址,而 对I/O口寻址。:00000H~01FFFH :00H~03H :02000H~03FFFH :04H~07H :04000H~05FFFH :08H~0BH :06000H~07FFFH :0CH~0FH :08000H~09FFFH :10H~13H :0A000H~0BFFFH :14H~17H :0C000H~0DFFFH :18H~1BH :0E000H~0FFFFH :1CH~1FH
微型计算机原理与接口技术综合测试题五(答案)
一、每空1分,共20分 1、01111011 10000011
2、F7.DCH 001001000111.10000110 BCD
3、取指令 执行指令 4、00000H~003FFH区 256个 4个
5、CPU复位以后执行第一条指令的地址
6、决定CPU工作在什么模式(最小/最大)
7、奇/偶错 帧格式错 溢出错 8、4个
地址 T3和T4 9、7个 初始化 操作
二、每题5分,共20分
1、串行长距离通信时,需要利用模拟信道来传输数字信号,由于信道的频带窄,一般为300~3400HZ,而数字信号的频带相当宽,故传输时必须进行调制,以免发生畸变而导致传输出错。(3分)调制是将数字信号®模拟信号。而解调则是相反。例如FSK制(调频制或称数字调频)可将数字“1”和“0”分别调制成2400HZ和1200HZ的正弦波信号。(2分)
2、BX=220CH(1分)AX=E896H(1分)CF=1(1分)OF=0(1分)ZF=0(1分)
3、NUMS分配了180个字节(3分)VAR分配了15个字节(2分)
4、源操作采用基址+变址寻址方式(2分)是 字节操作(1分)MOV AL,INF[BP+SI]—访问的是堆栈段(1分)
MOV AL,ES:INF[BP+SI]—访问的是附加段,实现了段超越(1分)
三、每题5分,共10分
j 8259A占2个(2分)为20H,22H或24H,26H(2分)20H或24H(1分)k 8255A占4个(2分)为80H,82H,84H,86H(2分)86H(1分)
四、每题2分,共8分 1(´);2(Ö);3(Ö);4(Ö);
五、共26分
1、(2000H)=39H(2分)(2001H)=00H(2分)将(2000H),(2001H)两相邻单元中存放的未组合型BCD码压缩成组合型BCD码,并存入(2000H)单元,0®(2001H)(2分)2、37H(2分)LAB2(2分)3、0(1分)1009H(1分)0(1分)对数据段内1000H~1008H单元置数,依次送入1,2,4,8,16,32,64,128,0共九个(3分)
4、计数器0(1分)工作于方式3(1分)45.454KHZ(2分)
5、MOV AL,80H
OUT 8BH,AL(2分)MOV AL,ODH
OUT 8BH,AL(2分)MOV AL,06H OUT 8BH,AL(2分)
微型计算机原理与接口技术综合测试题六(答案)
一、每空1分,共20分 1、117.D99H 427.6631Q 000100010111.110110011001B 0010 01111001.1000 0101 BCD 2、148D-20D-108D
3、BX=0000H CF=1 ZF=1 OF=0 SF=0
4、总线接口功能 指令的译码及执行功能
5、高8位数据线D15~D8有效 6、4 T1 给外部的地址锁存器提供一个地址锁存信号 7、35H 000D4H~000D7H
二、共17分
1.故物理地址为0FEF0H。(2分)指向该物理地址的CS,IP值不唯一。
例如:CS:IP=0000:FEF0H也指向该物理地址。(2分)
2、状态标志表示算术运算或逻辑运算执行之后,运算结果的状态,这种状态将作为一种条件,影响后面的操作。(2分)控制标志是人为设置的,指令系统中有专门的指令用于控制标志的设置或清除,每个控制标
志都对某一特定的功能起控制作用.(2分)28800个
=
4800´60
3、每帧占1+7+1+1=10位,波特率为4800 bit/s,故每分钟能传送的最大字符数为 28800(个)(4分)
4、(1)对;(2)错;(3)错;(4)对;(5)错(5分)三 共20分
1、(1)A7 A6 A5 A4 A3 A2 A1 A0 0 0 0 任意 ´ ´ 0 Y0
0 0 1 任意 ´ ´ 0 Y1
0 1 0 任意 ´ ´ 0 Y2 0 1 1 任意 ´ ´ 0 Y3
8255的端口地址为 80H,82H,84H,86H(3分)
8253的端口地址为 90H,92H,94H,96H(3分)8259的端口地址为 A0H,A2H,(3分)
8251的端口地址为 B0H,B2H,(3分)(2)OUT 80H,AL(1分)
IN AL,82H(1分)
2、(1)控制线连接图如图所示。(4分)
(2)通道0工作在方式2—速率发生器;通道1工作在方式3—方 波速率发生器分)
四、共20分
1、AL=01H(2分)AH=00 H(2分)BL=08H(1分)
2、(1)从目的串中查找是否包含字符 „0‟,若找到则停止,否则继续重复搜索。分)(2)ZF=1, 说明已找到字符(1分)ZF=0, 说明未找到字符(1分)CX¹0,说明中途已找到字符退出(1分)CX=0,且ZF=0说明串中无字符 „0‟(1分)
3、∵ 74C3H-95C3H DF00H
且有:CF=1,ZF=0,SF=1,OF=1 程序将转到L5标号处执行。(5分)
4、(1)程序对8253的通道1进行初始化。(1分)(2)计数常数为10000D,BCD计数。(2分)(3)工作在方式3,方波速率发生器 周期=10000´1µs=10000µS=10ms(2分)
五、共23分 酌情扣分
1、(1)MOV DX, 203H
(2(1
MOV AL, 10111000B
OUT DX, AL(3分)(2)MOV DX, 202H
IN AL, DX MOV AH, AL TEST AL, 80H JNZ NEXT1(2分)MOV DX, 203H MOV AL, 00000011B ;对PC1置位
OUT DX,AL(2分)NEXT1:MOV AL,AH TEST AL,40H JZ NEXT2 MOV AL,00000000B ; 对PC0复位
MOV DX,203H OUT DX,AL NEXT2:………(3分)
2、# SEGMENT BUFER DB 10,0,20,15,38,236 MAX DB 0 MIN DB 0 AVI DB 0 # ENDS(2分)STACK SEGMENT PARA STACK„STACK‟
DW 100 DUP(?)STACK ENDS CODE SEGMENT ASSUME CS:CODE,DS:#,SS:STACK START PROC FAR BEGIN: PUSH DS MOV AX,0 PUSH AX MOV AX,# MOV DS,AX LEA DI,BUFFER MOV DX,0 ;使DH=0,DL=0 MOV CX,6 MOV AX,0 ; 和清0 MOV BH,0 ; 最大值
MOV BL,0FFH;最小值(2分)LOP1: CMP BH,[DI] JA NEXT1 ; 若高于转移
MOV BH,[DI]; 大值®BH
(1分)
NEXT1: CMP BL,[DI];
JB NEXT2 ; 若低于转移
MOV BL,[DI]; 小值®BL(2分)NEXT2: MOV DL,[DI]; 取一字节数据
ADD AX,DX;累加和
INC DI LOOP LOP1
MOV MAX,BH;送大值
MOV MIN,BL;送小值(3分)MOV DL,6 DIV DL,;求平均值
MOV AVI,AL;送平均值
RET START ENDP CODE ENDS END BEGIN(3分)
第三篇:微机原理试题及答案
微机原理与接口技术模拟试题
-1.实现DMA传送,需要()
①CPU通过执行指令来完成 ②CPU利用中断方式来完成 ③CPU利用查询方式来完成④不需要CPU参与即可完成 0 下面哪种说法不正确()
①内存地址也可做为接口地址使用
②内存地址不可做为接口地址使用
③接口地址不可做为内存地址使用
④接口地址也可做为外存地址使用
一、单项选择题(每小题1分,共16分)1.指令MOV AX,[BX][SI]中源操作数的寻址方式是()A.寄存器间接寻址 B.变址寻址 C.相对寻址 D.基址变址寻址
2.8086 CPU内有指示下条指令有效地址的指示器是()A.IP B.SP C.BP D.SI 3.设串行异步传送的数据格式是7个数据位、1个起始位,1个停止位、1个校验位,波特率为2400,则每秒钟传送的最大字符数为()A.100个 B.120个 C.10个 D.240个 4.采用高速缓存(cache)的目的是()A.扩大主存容量 B.提高CPU运行速度 C.提高总线速度 D.提高主存速度
5.在DMA方式下,数据从内存传送到外设的路径是()A.内存→CPU→总线→外设 B.内存→DMAC→外设 C.内存→数据总线→外设 D.外设→内存
6.若8086 CPU主频为8MHz,则其基本总线周期为()A.200ns B.500ns C.125ns D.250ns 7.8253工作在哪几种方式时,可输出1个时钟周期宽度(1clk)的负脉冲()A.方式0,4,5 B.方式2,4,5 C.方式1,2,4 D.方式0,2,4 8.CPU响应INTR和NMI中断时,相同的必要条件是()A.当前总线空闲 B.允许中断
C.当前访问内存结束 D.当前指令执行结束 9.8251A的操作命令字的作用是()A.决定8251A的数据传送格式 B.决定8251A实际操作 C.决定数据传送方向 D.决定8251A何时收/发数据 10.用2K×4位的RAM芯片组成16K字节的存储器,共需RAM芯片和片选地址分别为()A.16位和3片 B.8位和8片 C.4片和3位 D.32片和8位
11.8086/8088中除______两种寻址方式外,其它各种寻址方式的操作数均在存储器中。()A.立即寻址和直接寻址 B.寄存器寻址和直接寻址 C.立即寻址和寄存器寻址 D.立即寻址和间接寻址
12.设8259A当前最高优先级为IR5,若要使下一循环IR2为最低优先级,则OCW2应设为()A.01100010 B.11100000 C.11000010 D.11100010 13.设置特殊屏蔽方式的目的是()A.屏蔽低级中断 B.响应高级中断 C.响应低级中断 D.响应同级中断
14.设8255A的方式选择控制字为9BH,其含义是()A.A、B、C口全为输出 B.A、B、C口全为输入 C.A、B口为方式0且输出 D.以上都不对
15.8086/8088 CPU系统中最大模式下增加总线控制器8288的目的是()A.提高总线控制能力 B.提高总线驱动能力 C.控制协处理器 D.解决总线共享控制问题 16.同步通信传输信息时,其特点是()A.每个字符的传送不是独立的 B.字符之间的传送时间长度可不同 C.通信双方必须同步 D.字符发送速率由数据传输率确定
二、填空题(每空0.5分,共16分)1.一台完整的微型计算机应由________________________________四部分组成。2.只有________________________________时,CPU才执行总线周期,总线接口部件BIU的功能是________________________________。
3.总线标准是指____________________________________________。
4.时钟周期是CPU的时间基准,它由计算机的________________决定,若8086的时钟周期为250ns,则基本总线周期为________________。
5.最小模式系统除CPU、存储器、I/O接口和总线外,至少还应配置________________________________三种芯片部件。6.8086CPU响
应
可
屏
蔽
中
断的条
件
是_____________________________________________________________________________________________。
7.8086 CPU中的状态标志是____________________________________________。8.一个完整的中断过程包括____________________________________________四个阶段。确定可屏蔽中断优先级的方法通常有____________________________________________三种。9.执行一
条
指
令
所
需的总
时
间
为____________________________________________之和。
10.CPU执行IN、OUT指令,在硬件上会使______________________信号有效。11.最小模式系统中除CPU以外的总线主模块是__________________,它与CPU间通过____________________两个信号来交换总线控制权。12.在存储
器
系
统
中
实
现
片
选的方
法
有____________________________________________三种。
13.用8K×8位的RAM芯片组成16K×16的存储器时,所需的RAM芯数、片内地址和产生片选信号的地址分别为____________________________。14.CPU与外
设
见的数
据
传
送三
控种
制,方
式其
有中___________________________________________________________________适用于高速数据传输。15.中断系统的基本功能是____________________________。
16.8255A中共有________________个8位端口,其中_____________口既可作数据口,又可产生控制信号,若要所有端口均为输出口,则方式选择字应为____________________________。
17.若要读取8253的当前计数值,则必须____________________________,若要其输出一正跳变沿信号,应选择工作方式____________________________。18.8251A的方式字、操作命令字和状态自三者间的关系是____________________________________________________________________________________。
19.DMA控制器可处于_______________________两种工作状态,DMA控制器的传送方式
(工
作
模
式)
有________________________________________________________四种。20.条件传送时,一个数据的传送过程包括________________________________________________________三个环节。21.外总线也叫____________________________,微机外总线通常有____________________________两种。
三、计算题(每小题4分,共12分)1.在串行异步传送中一个串行字符由1个起始位,7个数据位,1个校验位和1个停止位组成,每秒传送120个字符,则数据传送的波特率应为多少?传送每位信息所占用的时间为多少?
2.已知:I/O端口译码电路如图所示,请指出y1和y4的地址范围及操作类型。3.已知8251A的方式字为DAH,那么发送的字符格式应是怎样的?若要使接收和发送时的波特率分别为600波特和2400波特,则加在RxC和TxC引脚上的接收时钟和发送时钟应各为多少?
四、简答题(每小题5分,共20分)1.8259A中的中断屏蔽寄存器IMR和8086/8088的中断允许标志IF有何区别?在中断响应过程中,它们怎样配合起来工作?
2.用8K×8位的RAM芯片,8K×8位的EPROM芯片和3-8译码器74LS138构成一个16K×16位的RAM和16K×16位的ROM存储器,8086工作在最小模式,各需要多少芯片?画出该存储器的组成框图及其与CPU的连接图,写出各芯片的地址范围。
3.根据总线所处位置可分为哪几类?总线操作可分为哪几个阶段?RS-232C串行总线是用于哪两个设备间的串行通信标准?该标准包括哪些内容?
4.A/D转换器与系统连接时需要考虑哪些问题?一个完整的微机的A/D、D/A通道应包括哪几部分?
五、应用题(每小题12分,共36分)1.某微机系统中使用1片8253,其端口地址为300H、301H、302H、303H,系统提供的计数脉冲频率为500KHz,CLK1由8253内其它计数器提供,对8253的初始化程序如下所示,阅读该程序,请完成:(1)对程序加上适当注释。
(2)指出各计数器的工作方式、计数初值。
(3)各个计数器输出的定时信号形式及周期或频率。
(4)画出8253及其与系统总线的硬件连接图(端口译码电路用框图表示即可)。MOV DX, 303 MOV AL, 36H OUT DX, AL MOV DX, 300H MOV AL, 0F4H OUT DX, AL MOV AL, 01H OUT DX, AL OUT DX, 303H MOV AL, 54H OUT DX, AL MOV DX, 301H MOV AL, 0AH OUT DX, AL
2.8088系统中用8255A作打印机接口电路,用PA口作数据输出,CPU采用中断方式与8255A传送数据,要求输出一个数据后,从8255A的PC上输出一个负脉冲作为打印机的输入选通信号。设8255A的端口地址为80H、81H、82H和83H,输出数据存放在内存中2000H:3000H开始的单元中,中断服务程序的入口地址为3000H:2000H,中断类型码为11。要求:
(1)编写完成上述要求的初始化程序(即主程序)和输出10个字符的中断服务字程序。
(2)所有程序均应加适当注释和必要参数说明。
3.按下列要求对8251A进行初始化,并加适当注释。
(1)要求工作于异步方式,波特率系数为16,奇校验,8位数据位,1位停止位。(2)允许接收、允许发送、全部错误标志复位。
(3)查询8251A的状态字、当接收准备就绪时,则从8251A输入数据,否则等待。设8251A的控制口地址为3F2H,数据口地址为3F0H。
第四篇:微机原理试题及答案
一.选择(每题1分)
下列各题四个选择项中,只有一个选项是正确的。请将正确选项号写在相应空位置上。
1.系统总线又称为_______,这是指模块式微处理机机箱内的底版总线。
1)主板总线 2)内总线 3)片内总线 4)局部总线
2.目前市场上出售的台式PC机中Pentium 4微处理器的主频一般为
1)0.5GHz左右 2)1GHz左右
3)3GHz左右 4)5GHz以上
3..按诺依曼结构理论,下面哪个不是计算机组成部分:
1)运算器2)控制器3)打印机4)复印机
4.程序设计人员不能直接使用的寄存器是__________
1)通用寄存器2)指令指针寄存器3)标志寄存器4)段寄存器
5. Pentium微处理器的结构之所以称为超标量结构,是因为下面哪一种原因?
1)Pentium微处理器不仅能进行32位运算,也能进行64位运算
2)Pentium微处理器内部含有多条指令流水线和多个执行部件
3)数据传输速度很快,每个总线周期最高能传送4个64位数据
4)微处理器芯片内部集成的晶体管数超过100万个,功耗很大
6.在任何时刻,存储器中会有一个程序是现役的,每一个现役程序最多可以使用___________
① 3个段② 4个段③ 5个段④ 6个段
7.Pentium微处理机配备了5个控制寄存器。其中没有定义,而供将来使用的是__________
1)CR1 2)CR2 3)CR3 4)CR4
8.Pentium地址总线是32位的,它的内部数据总线的宽度是:
1)16位 2)32位 3)64位 4)36位
9.Pentium的寄存器可分为浮点寄存器、系统级寄存器等___大类。
1)2 2)3 3)4 4)5
10.属于系统级寄存器的是________。
1)系统地址寄存器和控制寄存器2)通用寄存器和系统地址寄存器
3)通用寄存器和控制寄存器4)系统地址寄存器和段寄存器
11.下面是关于CPU与 Cache 之间关系的描述,其中正确的一条描述是:
1)Cache中存放的是主存储器中一部分信息的映像
2)用户可以直接访问Cache
3)片内Cache要比二级Cache的容量大得多
4)二级Cache要比片内Cache的速度快得多
12.在保护方式下,段寄存器内存放的是_________。
1)段基址 2)段选择符 3)段描述符 4)段描述符表基址
13.通常,人们把用符号表示计算机指令的语言称为——————。
1)机器语言 2)汇编语言 3)模拟语言 4)仿真语言
14.Pentium系统之所以为超标量计算机是因为采用了___________。
1)并行流水线结构 2)数据与指令分离的Cache结构
3)转移预测技术 4)提高了时钟频率
15.Pentium系统内约定,一个字的宽度是___。
1)1字节 2)2字节 3)4字节 4)8字节
16.Pentium用来作为堆栈指针的寄存器是:
1)EIP寄存器 2)EBP 寄存器 3)ESP寄存器 4)EDI寄存器
17.Pentium微处理机可访问的物理存储器的范围是__________。
1)4GB 2)64TB 3)4MB 4)16GB
18.存储管理是由分段存储管理和__________组成。
1)分段部件 2)分页部件 3)分页存储管理 4)虚拟管理
19. Pentium微处理机的分页存储管理系统把页的大小定义成__________。
1)16KB 2)4MB 3)4KB 4)4GB
20.经分段存储管理部件分段之后生成的线性地址由__________与12位偏移量组成。
1)段地址寄存器和10位页目录索引 2)段描述符表和10位页表索引
3)10位页目录索引和10位页表索引 4)10位页表索引和虚拟地址
21.段选择符(段寄存器)中请求特权级字段共__________位。
1)1位 2)2位 3)3位 4)4位
22.多段存储管理方式中,每一个程序都拥有它自己的__________,以及多种属于它自己的存储器段。
1)段描述符 2)段选择符 3)段选择符和段描述符 4)段描述符寄存器
23.符合汇编语言变量命名规则的变量名是__________。
1)MOV 2)CX 3)DATA 4)LPT1
24. Pentium微处理机是———微处理机
1)16位。2)32位。3)64位。4)准64位。
25.Pentium 微处理机配置的超标量执行机构允许————以并行方式执行。
1)一条指令 2)两条指令 3)三条指令 4)四条指令
26.Pentium标志寄存器上各标志位信息反映的是———。
1)寄存器堆栈中每一寄存器中的内容。
2)Pentium微处理机的状态信息。
3)Cache操作信息。
4)存储器状态信息。
27.当前,在Pentium机中,常用来在系统中的各部件之间进行高速数据传输操作的系统总线是:
1)ISA 2)EISA 3)PCI 4)VESA
28.下面关于微处理器的叙述中,错误的是
1)微处理器是用单片超大规模集成电路制成的具有运算和控制功能的处理器
2)一台计算机的CPU可能由1个、2个或多个微处理器组成
3)日常使用的PC机只有一个微处理器,它就是中央处理器
4)目前巨型计算机的CPU也由微处理器组成
29.Pentium机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是:
1)主存储器,Cache,寄存器,辅存 2)快存,主存储器,寄存器,辅存
3)寄存器,Cache,主存储器,辅存 4)寄存器,主存储器,Cache,辅存
30.用MB(兆字节)作为PC机主存容量的计量单位,这里1MB等于多少字节?
1)210 2)220 3)230 4)240
31.Pentium 微处理器在保护模式下对存储器进行访问时,段寄存器提供的是
1)段选择符 2)段基址
3)段描述符 4)偏移地址
32.下面是关于PCI总线的叙述,其中错误的是
1)PCI支持即插即用功能
2)PCI的地址线与数据线是复用的
3)PCI总线是一个16位宽的总线
4)PCI是一种独立于处理器的总线标准,可以支持多种处理器
33.Pentium微处理器在实施分页存储管理时,其最小页面的大小是
1)256B 2)4KB 3)1MB 4)4MB
34.下面关于总线的叙述中,错误的是
1)总线的位宽指的是总线能同时传送的数据位数
2)总线标准是指总线传送信息时应遵守的一些协议与规范
3)Pentium机中的PCI总线不支持成组传送方式
4)总线的宽带是指每秒钟总线上可传送的数据量
二.选择填空(每空1分)
1.Pentium微处理机的段寄存器(也称段选择符)是———位的寄存器,用它可选择
----------------个段的逻辑地址。
(1)32位(2)16位(3)8位(4)64位
(5)16KB(6)64TB(7)4GB(8)3.2GB
2..Pentium 微处理机实现的是———和———两级存储管理。
(1)主存储器(2)磁盘(3)分段管理(4)Cache
(5)分页管理(6)二级Cache
3.在保护方式下,Pentium微处理机可以访问———字节虚拟存储器地址空间和
———————字节实地址存储器空间。
(1)256KB(2)512KB(3)1MB(4)512MB(5)1GB
(6)4GB(7)21GB(8)32GB(9)1TB(10)32TB
(11)64TB(12)16TB 注:GB = 千兆TB = 兆兆
4.Pentium 微处理机段的转换过程是,由系统给出的地址以及程序给出的地址都是————,它是
由————和————组成。
(1)实地址(2)逻辑地址(3)一个32位的基地址(4)一个16位的
段选择符(5)一个只能在段内使用的32位的偏移量(6)20位的段的界限
5.Pentium 微处理机共配备有————段寄存器,它们都是————的寄存器,它们的作用是用来——。
(1)8个(2)16个(3)6个(4)32位的(5)16位
(6)从寄存器中选出所需的地址(7)从段描述符表中选出所需的段描述符
(8)从段描述符中选出32位的基地址(9)从段描述符中选出段的界限。
6.Pentium 微处理机浮点部件寄存器堆栈是由————个、————位的寄存器构成。
(1)16个(2)32个(3)8个(4)3个(5)16位
(6)32位(7)64位(8)80位
7.Pentium 微处理机浮点部件的状态字寄存器内容反映的是————。
(1)浮点部件的全部状态和环境(2)浮点部件的数值(3)浮点部件的总
线状态(4)Pentium 微处理机的状态和环境
8.总线是一种————,是由系统中各部件所共享,在————的控制之下将信息准确地传
送给————。
(1)公共信号(2)数据通道(3)专用地信号连线(4)主控设备
(5)中断源(6)从属设备(7)信号源(8)存储器
(9)寄存器
三.填空题:(每空1.分)1.目前微型计算机的基本工作原理是__________的原理,其基本结构属于冯·诺依曼结构。
2.Pentium的指令指针寄存器EIP中存放的是____________________。
3.运算器中进行的各种算术运算操作归结为__________两种最基本的操作。
4.Pentium微处理机规定了4个寄存器用于控制分段存储器管理中的数据结构位置。其中GDTR和IDTR称为___寄存器,LDTR和TR称为__________寄存器。
5.中断包括__________INTR和__________NMI。
6.指出下列指令语句中源操作数是__________;目的操作数是__________。
MOV AX,0CFH
7.假设BX寄存器上的内容为0100H,下列指令执行后AX寄存器的内容分别是什么?
MOV AX,1200H;(AX)=________
MOV AX,BX;(AX)=__________
ADD AX,BX;(AX)=__________
8.总线操作周期的4个操作阶段分别是————,————,——————,————。
四.判断题(对:√;错:×)(每题1分)
Pentium系统属于RISC类微处理机。
RISC类的微处理机,为了减少访问内存的次数而增加寄存器的数目。
Pentium数据寄存器可以存放8、16、32位二进制数据。
Pentium系统的段寄存器为32位寄存器。
Pentium的V流水线和U流水线都可执行任何指令。
对一个段进行访问,必须将这个段的描述符装入到段寄存器中。
Pentium段描述符是由8个字节共64个二进制位组成。
Pentium分段用于程序保护,分页用于把程序映射到大小固定的虚拟页上。
Pentium在进行分页转换中,页目录项的高20位页框地址是与物理存储器中的物理页是相对应的。
线性地址是同一标准的不分段的地址空间内的32位地址。
利用索引字段可以从拥有210个段描述符的段描述符表中选出任何一个段描述符。
Cache的命中率是指命中Cache的次数与访问Cache的次数之比。
当程序有高度的顺序性时,Cache更为有效。
Pentium处理机是32位微处理机,因此其内部数据总线是32位的。
RISC类微处理机采用大量通用寄存器,从根本上提高了CPU的运算速度,尤其适于在多任务处理的环境。
系统地址寄存器只能在保护方式下使用,所以又称其为保护方式寄存器。
异常是指微处理机检测到的异常情况,异常又进一步地划分为故障,自陷和异常终止三种。
运算器是存储信息的部件,是寄存器的一种。
通常,微处理机的控制部件是由程序计数器、指令寄存器、指令译码器、时序部件等组成。
Pentium微处理机配备有5个32位的控制寄存器:CR0、CR1、CR2、CR3、CR4。保存着跟任务有关的适合于所有任务的机器状态。
在Pentium微处理机的指令指针寄存器EIP内存放着下一条要执行的指令
在全局描述符表 GDT(Global Descriptor Table)中存放供所有程序共用的段描述符。
五.简答题
1.什么是超标量技术?试说明超标量技术在Pentium上是怎样实现的?(3分)
2.试简单说明Pentium将逻辑地址转换成物理地址的过程。(3分)
3.试简单说明Pentium浮点部件的流水线操作8个操作步骤及操作过程。(4分)
一.答案:
1.(2)2.(3)3.(4)4.(3)5.(2)
6.(4)7.(1)8.(3)9.3)10.1).(1)12.2)13.2)14.1)15.2)
16.3)17.1)18.3)19.3)20.3)
21.2)22.1)23.4)24.2)25.2)
26.2)27.3)28.1)29.3)30.2)
1)32 3)33 2)34 3)
二.答案:
1.2),5)2.3), 5)顺序可以换
3.11),6)4.2),4),5)
5.3)5)7)6.3),8)
7. 1)8.2),4),6)
三.答案
存储程序控制
当前代码段内下一条要执行指令的偏移量
相加和移位
全局描述符表和中断描述符表局部描述符表和任务状态
可屏蔽、不可屏蔽中断
AX 0CFH
1200H 0100H 0200H
总线请求和仲裁阶段 寻址阶段 数据传送阶段 结束阶段
四.答案:
1.错2.对3.对4.错5.错
6.错7.对8.错9.错10对
11错 12 对 13错 14错 15错
16对 17对 18错 19对 20错
21错 22对
五.答案
1.什么是超标量技术?试说明超标量技术在Pentium上是怎样实现的?(3分)
在一个时钟周期内同时执行一条以上的指令(或在一个时钟周期内同时执行2条指令)的技术,称为超标量技术。
在Pentium上,采用了U流水线和V流水线,从而实现了超标量操作运行。
第五篇:微机原理考试答案
微机原理与应用考试答案
一、单选题(25分,每个1分)1、8086当前被执行的指令放在(D)
A、DS:BX
B、SS:SP
C、CS:PC
D:CS:IP 2、8086CPU能够直接执行的语言是(B)
A、汇编语言
B、机器语言
C、C语言
D、JAVA语言
3、在机器数(C)零的表示形式是唯一的 A、原码
B、反码
C、补码
D、原码和反码 4、8位二进制数的补码表示范围为(C)
A、0-255
B、-127~+127
C、-128~+127
D、-128~+128
5、从8086RAM地址002CH开始存放4个字节中断向量,对应的中断号是(B)A、0AH
B、0BH
C、0CH
D、0DH
6、需要扩充存储容量时采用(A)的方法
A、地址串联
B、地址并联
C、数据线并联
D、数据线串联
7、通常输出接口需要(B)
A、缓冲器
B、锁存器
C、计数器
D、反相器
8、运算器执行两个补码表示的整数加法时,产生溢出的正确叙述为(D)
A、相加结果的符号位为0则产生溢出
B、相加结果的符号位为1则产生溢出
C、最高位有进位则产生溢出
D、相加结果的符号位与两同号加数的符号位相反,则产生溢出
9、MIPS用来描述计算机的计算速度,其含义为(B)
A、每秒处理百万个字符
B、每秒执行百万条指令
C、每分钟处理百万个字符
D、每分钟执行百万条指令
10、下列数中,最大的数是(C)
A、(1011110)2
B、(140)8
C、(97)10
D、(5F)16 11、8086CPU共有(D)根分时复用总线 A、8
B、16
C、20
D、21 12、8086系统中每个逻辑段的最多存储单元数为(A)A、64KB
B、256KB
C、1MB
D、根据需要而定
13、CPU对存储器访问时,地址线和数据线的有效时间关系是(B)A、数据线先有效
B、地址线先有效
C、同时有效
D、同时无效
14、通常所说的32位机是指(A)
A、CPU字长为32位
B、寄存器数量为32个
C、存储器单元数据为32位
D、地址总线宽度为32位
15、若要使寄存器AH中高4位不变,低四位清0,使用指令(D)
A、OR AH,0FH
B、AND AH,0FH
C、OR AH,0F0H
D、AND AH,0F0H
16、某I/O接口芯片中的端口地址为0A10H~0A1FH,它的片内地址线有(B)A、2条
B、4条
C、8条
D、16条
17、从8086存储器的奇地址开始读取一个字节,需要执行(B)总线周期 A、0个
B、1个
C、2个
D、3个
18、下列说法中,正确的是(A)
A、栈顶是堆栈操作的唯一出口
B、堆栈操作遵循先进先出的原则
C、栈底是堆栈地址的较小端
D、执行出栈操作后,栈顶地址将减小 19、8086CPU从功能结构上看是由(B)组成 A、控制器、运算器
B、控制器、运算器、寄存器
C、控制器、20位物理地址加法器
D、执行单元、总线接口单元 20、128KB的SRAM有8条数据线,有()条地址线 A、17条
B、18条
C、20条
D、128条
21、可编程定时/计数器8253内含有(B)独立的计数器 A、2个
B、3个
C、4个
D、6个
22、构成1MB存储器系统,需要容量32K*4的RAM芯片(B)片 A、16
B、32
C、64
D、128
23、下列寻址方式中,需要执行总线周期的为(D)
A、立即数寻址
B、寄存器寻址
C、固定寻址
D、存储器寻址
24、容量为10K的SRAM的起始地址为1000H,则终止地址为(C)A、31FFH
B、33FFH
C、37FFH
D、4FFFH
25、下列逻辑地址中对应不同物理地址的是(B)
A、0400H:0340H
B、03E0H:0740H
C、0420H:0140H D、03C0H:0740H
二、填空题(15分,每空1分)
1、由18个字数据组成的存储区,其首地址为1EA5H:BDC7H,则末字单元的物理地址为___________
2、CPU与外设传递的三种信息是程序方式、中断方式和DMA方式
3、每条指令一般都由操作码和操作数两部分构成
4、下列指令执行前SS=2000H,SP=0060H,执行下列程序之后,SP= AX=,BX=
,CX= MOV AX,1020H MOV BX,3040H MOV CX,5060H PUSH AX PUSH BX POP CX
5、二进制数11101001,若为补码表示的有符号数,其十进制数值是________; 若为无符号数,其十进制数值是________
6、若AX=42DAH,BX=4331H,则SUB AX,BX指令执行后,SF=______,ZF=_______,CF=________。
三、名词解释(12分,每个3分)
1、堆栈
堆栈都是一种数据项按序排列的数据结构,只能在一端(称为栈顶(top))对数据项进行插入和删除。
2、中断向量
中断服务程序的入口地址称为中断向量
3、总线周期
1.微处理器是在时钟信号CLK控制下按节拍工作的。8086/8088系统的时钟频率为4.77MHz,每个时钟周期约为200ns。
2.由于存贮器和I/O端口是挂接在总线上的,CPU对存贮器和I/O接口的访问,是通过总线实现的。通常把CPU通过总线对微处理器外部(存贮器或I/O接口)进行一次访问所需时间称为一个总线周期。一个总线周期一般包含4个时钟周期,这4个时钟周期分别称4个状态即T1状态、T2状态、T3状态和T4状态。
4、分时复用总线
由于CPU引脚数量有限,使得一些引脚起多个作用,比如:AB0~AB7在T1时刻表示地址,在T2~T4时刻表示数据,这样就称为AB0~AB7为‘分时复用’。
四、简答题
1、半导体存储器分为哪两大类,简要说明各类特点
答:按制造工艺分类,半导体存储器可以分为双极型和金属氧化物半导体型两类。
双极型(bipolar)由TTL晶体管逻辑电路构成。该类存储器件的工作速度快,与CPU处在同一量级,但集成度低,功耗大,价格偏高,在微机系统中常用做高速缓冲存储器cache。
金属氧化物半导体型,简称MOS型。该类存储器有多种制造工艺,如NMOS, HMOS, CMOS, CHMOS等,可用来制造多种半导体存储器件,如静态RAM、动态RAM、EPROM等。该类存储器的集成度高,功耗低,价格便宜,但速度较双极型器件慢。微机的内存主要由MOS型半导体构成。
2、简述8086中断系统响应可屏蔽中断的全过程
答:CPU在INTR引脚上接到一个中断请求信号,如果此时IF=1,并且,当前的中断有最高的优先级,CPU就会在当前指令执行结束完以后开始响应外部中断请求。这是,CPU通过INTA引脚连续发送两个负脉冲,外设接口在接到第二个负脉冲后,在数据线上发送中断类型码,CPU接到这个中断类型码后做如下操作: 1 将中断类型码放入暂存器保存; 2 将标志寄存器内容入栈,保护中断状态; 3 将IF和TF表示清零; 4 保护断点。IP和CS内容入栈; 根据当前中断类型码,在中断向量表找到相应的中断子程序的首地址,将其装入IP和CS,这样就可以实现自动转向中断服务子程序处执行。
3、CPU与外设交换数据的传送方式分为哪几种?简要说明各自特点
答:(1)CPU与外设交换数据的传送方式可分为3种:程序传送、中断传送和直接存储器存取(DMA)传送。
(2)程序查询输入输出传送方式能较好地协调外设与CPU之间定时的差别;程序和接口电路比较简单。其主要缺点是:CPU必须做程序等待循环,不断测试外设的状态,直至外设为交换数据准备就绪时为止。这种循环等待方式很花费时间,大大降低了CPU的运行效率。中断传送的I/O操作与查询方式的不同,它总是先由外设主动请求中断,再由CPU通过响应外设发出的中断请求来实现。中断传送方式的好处是:既大大提高了CPU的工作效率,又能对突发事件做出实时处理,I/O响应速度很快。其缺点是需要一系列中断逻辑电路支持,中断程序设计和调试也比较复杂。DMA方式,是一种专门的硬件电路执行I/O交换的传送方式,它让外设接口可直接与内存进行高速的数据传送,而不必经过CPU,这样就不必进行保护现场之类的额外操作,可实现对存储器的直接存取。
五、计算题