PCB布线实际工作经验之总结

时间:2019-05-12 13:50:43下载本文作者:会员上传
简介:写写帮文库小编为你整理了多篇相关的《PCB布线实际工作经验之总结》,但愿对你工作学习有帮助,当然你在写写帮文库还可以找到更多《PCB布线实际工作经验之总结》。

第一篇:PCB布线实际工作经验之总结

1、如果设计的电路系统中包含FPGA器件,则在绘制原理图前必需使用Quartus II软件对管脚分配进行验证。(FPGA中某些特殊的管脚是不能用作普通IO的)。2、4层板从上到下依次为:信号平面层、地、电源、信号平面层;6层板从上到下依次为:信号平面层、地、信号内电层、信号内电层、电源、信号平面层。6层以上板(优点是:防干扰辐射),优先选择内电层走线,走不开选择平面层,禁止从地或电源层走线(原因:会分割电源层,产生寄生效应)。

3、多电源系统的布线:如FPGA+DSP系统做6层板,一般至少会有3.3V+1.2V+1.8V+5V。

3.3V一般是主电源,直接铺电源层,通过过孔很容易布通全局电源网络;

5V一般可能是电源输入,只需要在一小块区域内铺铜。且尽量粗(你问我该多粗——能多粗就多粗,越粗越好);

1.2V和1.8V是内核电源(如果直接采用线连的方式会在面临BGA器件时遇到很大困难),布局时尽量将1.2V与1.8V分开,并让1.2V或1.8V内相连的元件布局在紧凑的区域,使用铜皮的方式连接,如图:

总之,因为电源网络遍布整个PCB,如果采用走线的方式会很复杂而且会绕很远,使用铺铜皮的方法是一种很好的选择!

4、邻层之间走线采用交叉方式:既可减少并行导线之间的电磁干扰(高中学的哦),又方便走线。

5、模拟数字要隔离,怎么个隔离法?布局时将用于模拟信号的器件与数字信号的器件分开,然后从AD芯片中间一刀切!

模拟信号铺模拟地,模拟地/模拟电源与数字电源通过电感/磁珠单点连接。

6、基于PCB设计软件的PCB设计也可看做是一种软件开发过程,软件工程最注重“迭代开发”的思想,我觉得PCB设计中也可以引入该思想,减少PCB错误的概率。

(1)原理图检查,尤其注意器件的电源和地(电源和地是系统的血脉,不能有丝毫疏忽);

(2)PCB封装绘制(确认原理图中的管脚是否有误);

(3)PCB封装尺寸逐一确认后,添加验证标签,添加到本次设计封装库;

(4)导入网表,边布局边调整原理图中信号顺序(布局后不能再使用OrCAD的元件自动编号功能);

(5)手工布线(边布边检查电源地网络,前面说过:电源网络使用铺铜方式,所以少用走线);

总之,PCB设计中的指导思想就是边绘制封装布局布线边反馈修正原理图(从信号连接的正确性、信号走线的方便性考虑)。

7、晶振离芯片尽量近,且晶振下尽量不走线,铺地网络铜皮。多处使用的时钟使用树形时钟树方式布线。

8、连接器上信号的排布对布线的难易程度影响较大,因此要边布线边调整原理图上的信号(但千万不能重新对元器件编号)。

9、多板接插件的设计:

(1)使用排线连接:上下接口一致;

(2)直插座:上下接口镜像对称,如下图:

10、模块连接信号的设计:

(1)若2个模块放置在PCB同一面,则管教序号大接小小接大(镜像连接信号);

(2)若2个模块放在PCB不同面,则管教序号小接小大接大。

这样做能放置信号像上面的右图一样交叉。当然,上面的方法不是定则,我总是说,凡事随需而变(这个只能自己领悟),只不过在很多情况下按这种方式设计很管用罢了。

11、电源地回路的设计:

上图的电源地回路面积大,容易受电磁干扰。

上图通过改进——电源与地线靠近走线,减小了回路面积,降低了电磁干扰(679/12.8,约54倍)。因此,电源与地尽量应该靠近走线!而信号线之间则应该尽量避免并行走线,降低信号之间的互感效应。

第二篇:PCB布线经验个人总结

PCB布线经验个人总结

作为一个电子工程师设计电路是一项必备的硬功夫,但是原理设计再完美,如果电路板设计不合理性能将大打折扣,严重时甚至不能正常工作。我自己的经验,总结出以下一些PCB设计中应该注意的地方,希望能对您有所帮助, 其实不管用什么软件,PCB设计有个大致的程序,按顺序来会省时省力,因此我将按制作流程来介绍一下。(由于protel界面风格与windows视窗接近,操作习惯也相近,且有强大的仿真功能,使用的人比较多,将以此软件作说明。)

原理图设计是前期准备工作,经常见到初学者为了省事直接就去画PCB板了,这样将得不偿失,对简单的板子,如果熟练流程,不妨可以跳过。但是对于初学者一定要按流程来,这样一方面可以养成良好的习惯,另一方面对复杂的电路也只有这样才能避免出错。在画原理图时,层次设计时要注意各个文件最后要连接为一个整体,这同样对以后的工作有重要意义。由于,软件的差别有些软件会出现看似相连实际未连(电气性能上)的情况。如果不用相关检测工具检测,万一出了问题,等板子做好了才发现就晚了。因此一再强调按顺序来做的重要性,希望引起大家的注意。原理图是根据设计的项目来的,只要电性连接正确没什么好说的。下面我们重点讨论一下具体的制板程序中的问题。l、制作物理边框

封闭的物理边框对以后的元件布局、走线来说是个基本平台,也对自动布局起着约束作用,否则,从原理图过来的元件会不知所措的。但这里一定要注意精确,否则以后出现安装问题麻烦可就大了。还有就是拐角地方最好用圆弧,一方面可以避免尖角划伤工人,同时又可以减轻应力作用。2、元件和网络的引入

把元件和网络引人画好的边框中应该很简单,但是这里往往会出问题,一定要细心地按提示的错误逐个解决,不然后面要费更大的力气。这里的问题一般来说有以下一些:

元件的封装形式找不到,元件网络问题,有未使用的元件或管脚,对照提示这些问题可以很快搞定的。3、元件的布局

元件的布局与走线对产品的寿命、稳定性、电磁兼容都有很大的影响,是应该特别注意的地方。一般来说应该有以下一些原则: 3.l放置顺序

先放置与结构有关的固定位置的元器件,如电源插座、指示灯、开关、连接件之类,这些器件放置好后用软件的LOCK功能将其锁定,使之以后不会被误移动。再放置线路上的特殊元件和大的元器件,如发热元件、变压器、IC等。最后放置小器件。

3.2注意散热

元件布局还要特别注意散热问题。对于大功率电路,应该将那些发热元件如功率管、变压器等尽量靠边分散布局放置,便于热量散发,不要集中在一个地方,也不要高电容太近以免使电解液过早老化。4、布线 布线原则 走线的学问是非常高深的,每人都会有自己的体会,但还是有些通行的原则的。◆高频数字电路走线细一些、短一些好 ◆大电流信号、高电压信号与小信号之间应该注意隔离(隔离距离与要承受的耐压有关,通常情况下在2KV时板上要距离2mm,在此之上以比例算还要加大,例如若要承受3KV的耐压测试,则高低压线路之间的距离应在3.5mm以上,许多情况下为避免爬电,还在印制线路板上的高低压之间开槽。)

◆两面板布线时,两面的导线宜相互垂直、斜交、或弯曲走线,避免相互平行,以减小寄生耦合;作为电路的输人及输出用的印制导线应尽量避兔相邻平行,以免发生回授,在这些导线之间最好加接地线。◆走线拐角尽可能大于90度,杜绝90度以下的拐角,也尽量少用90度拐角 ◆同是地址线或者数据线,走线长度差异不要太大,否则短线部分要人为走弯线作补偿

◆走线尽量走在焊接面,特别是通孔工艺的PCB ◆尽量少用过孔、跳线

◆单面板焊盘必须要大,焊盘相连的线一定要粗,能放泪滴就放泪滴,一般的单面板厂家质量不会很好,否则对焊接和RE-WORK都会有问题 ◆大面积敷铜要用网格状的,以防止波焊时板子产生气泡和因为热应力作用而弯曲,但在特殊场合下要考虑GND的流向,大小,不能简单的用铜箔填充了事,而是需要去走线

◆元器件和走线不能太靠边放,一般的单面板多为纸质板,受力后容易断裂,如果在边缘连线或放元器件就会受到影响 ◆必须考虑生产、调试、维修的方便性

对模拟电路来说处理地的问题是很重要的,地上产生的噪声往往不便预料,可是一旦产生将会带来极大的麻烦,应该未雨绸缎。对于功放电路,极微小的地噪声都会因为后级的放大对音质产生明显的影响;在高精度A/D转换电路中,如果地线上有高频分量存在将会产生一定的温漂,影响放大器的工作。这时可以在板子的4角加退藕电容,一脚和板子上的地连,一脚连到安装孔上去(通过螺钉和机壳连),这样可将此分量虑去,放大器及AD也就稳定了。

另外,电磁兼容问题在目前人们对环保产品倍加关注的情况下显得更加重要了。一般来说电磁信号的来源有3个:信号源,辐射,传输线。晶振是常见的一种高频信号源,在功率谱上晶振的各次谐波能量值会明显高出平均值。可行的做法是控制信号的幅度,晶振外壳接地,对干扰信号进行屏蔽,采用特殊的滤波电路及器件等。

<<需要特别说明的是蛇形走线,因为应用场合不同其作用也是不同的,在电脑的主板中用在一些时钟信号上,如 PCIClk、AGP-Clk,它的作用有两点:1、阻抗匹配 2、滤波电感。对一些重要信号,如 INTELHUB架构中的HUBLink,一共13根,频率可达233MHZ,要求必须严格等长,以消除时滞造成的隐患,这时,蛇形走线是唯一的解决办法。

一般来讲,蛇形走线的线距>=2倍的线宽;若在普通PCB板中,除了具有滤波电感的作用外,还可作为收音机天线的电感线圈等等>> 5、调整完善

完成布线后,要做的就是对文字、个别元件、走线做些调整以及敷铜(这项工作不宜太早,否则会影响速度,又给布线带来麻烦),同样是为了便于进行生产、调试、维修。

敷铜通常指以大面积的铜箔去填充布线后留下的空白区,可以铺GND的铜箔,也可以铺VCC的铜箔(但这样一旦短路容易烧毁器件,最好接地,除非不得已用来加大电源的导通面积,以承受较大的电流才接VCC)。包地则通常指用两根地线(TRAC)包住一撮有特殊要求的信号线,防止它被别人干扰或干扰别人。

如果用敷铜代替地线一定要注意整个地是否连通,电流大小、流向与有无特殊要求,以确保减少不必要的失误。

6、检查核对网络

有时候会因为误操作或疏忽造成所画的板子的网络关系与原理图不同,这时检察核对是很有必要的。所以画完以后切不可急于交给制版厂家,应该先做核对,后再进行后续工作。7、使用仿真功能

完成这些工作后,如果时间允许还可以进行软件仿真。特别是高频数字电路,这样可以提前发现一些问题,大大减少以后的调试工作量。

第三篇:PCB高速4层板以上布线总结

高速板4层以上布线总结

(工作之余总结,谨供切磋)

1、3点以上连线,尽量让线依次通过各点,便于测试,线长尽量短,如下图(按前一种):

2、引脚之间尽量不要放线,特别是集成电路引脚之间和周围。

3、不同层之间的线尽量不要平行,以免形成实际上的电容。

4、布线尽量是直线,或45度折线,避免产生电磁辐射。

5、地线、电源线至少10-15mil以上(对逻辑电路)。

6、尽量让铺地多义线连在一起,增大接地面积。线与线之间尽量整齐。

7、注意元件排放均匀,以便安装、插件、焊接操作。文字排放在当前字符层,位置合理,注意朝向,避免被遮挡,便于生产。

8、元件排放多考虑结构,贴片元件有正负极应在封装和最后标明,避免空间冲突。

9、目前印制板可作4—5mil的布线,但通常作6mil线宽,8mil线距,12/20mil焊盘。布线应考虑灌入电流等的影响。

10、功能块元件尽量放在一起,斑马条等LCD附近元件不能靠之太近。

11、过孔要涂绿油(置为负一倍值)。

12、电池座下最好不要放置焊盘、过空等,PAD和VIL尺寸合理。

13、布线完成后要仔细检查每一个联线(包括NETLABLE)是否真的连接上(可用点亮法)。

14、振荡电路元件尽量靠近IC,振荡电路尽量远离天线等易受干扰区。晶振下要放接地焊盘。

15、多考虑加固、挖空放元件等多种方式,避免辐射源过多。

16、设计流程:A:设计原理图;B:确认原理;C:检查电器连接是否完全;D:检查是否封装所有元件,是否尺寸正确;E:放置元件;F:检查元件位置是否合理(可打印1:1图比较);G:可先布地线和电源线;H:检查有无飞线(可关掉除飞线层外其他层);I:优化布线;J:再检查布线完整性;K:比较网络表,查有无遗漏;L:规则校验,有无不应该的错误标号;M:文字说明整理;N:添加制板标志性文字说明;O:综合性检查。

第四篇:射频PCB板布局布线注意事项总结

射频(RF)电路板设计由于在理论上还有很多不确定性,因此常被形容为一种“黑色艺术”,但这个观点只有部分正确,RF电路板设计也有许多可以遵循的准则和不应该被忽视的法则。

不过,在实际设计时,真正实用的技巧是当这些准则和法则因各种设计约束而无法准确地实施时如何对它们进行折衷处理。当然,有许多重要的RF设计课题值得讨论,包括阻抗和阻抗匹配、绝缘层材料和层叠板以及波长和驻波,所以这些对手机的EMC、EMI影响都很大,下面就对手机PCB板的在设计RF布局时必须满足的条件加以总结:

1.1尽可能地把高功率RF放大器(HPA)和低噪音放大器(LNA)隔离开来。简单地说,就是让高功率RF发射电路远离低功率RF接收电路。手机功能比较多、元器件很多,但是PCB空间较小,同时考虑到布线的设计过程限定最高,所有的这一些对设计技巧的要求就比较高。这时候可能需要设计四层到六层PCB了,让它们交替工作,而不是同时工作。高功率电路有时还可包括RF缓冲器和压控制振荡器(VCO)。确保PCB板上高功率区至少有一整块地,最好上面没有过孔,当然,铜皮越多越好。敏感的模拟信号应该尽可能远离高速数字信号和RF信号。

1.2 设计分区可以分解为物理分区和电气分区。

物理分区主要涉及元器件布局、朝向和屏蔽等问题;电气分区可以继续分解为电源分配、RF走线、敏感电路和信号以及接地等的分区。

1.2.5 要保证不增加噪声必须从以下几个方面考虑:首先,控制线的期望频宽范围可能从DC直到2MHz,而通过滤波来去掉这么宽频带的噪声几乎是不可能的;其次,VCO控制线通常是一个控制频率的反馈回路的一部分,它在很多地方都有可能引入噪声,因此必须非常小心处理VCO控制线。要确保RF走线下层的地是实心的,而且所有的元器件都牢固地连到主地上,并与其它可能带来噪声的走线隔离开来。此外,要确保VCO的电源已得到充分去耦,由于VCO的RF输出往往是一个相对较高的电平,VCO输出信号很容易干扰其它电路,因此必须对VCO加以特别注意。事实上,VCO往往布放在RF区域的末端,有时它还需要一个金属屏蔽罩。谐振电路(一个用于发射机,另一个用于接收机)与VCO有关,但也有它自己的特点。简单地讲,谐振电路是一个带有容性二极管的并行谐振电路,它有助于设置VCO工作频率和将语音或数据调制到RF信号上。所有VCO的设计原则同样适用于谐振电路。由于谐振电路含有数量相当多的元器件、板上分布区域较宽以及通常运行在一个很高的RF频率下,因此谐振电路通常对噪声非常敏感。信号通常排列在芯片的相邻脚上,但这些信号引脚又需要与相对较大的电感和电容配合才能工作,这反过来要求这些电感和电容的位置必须靠得很近,并连回到一个对噪声很敏感的控制环路上。要做到这点是不容易的。

自动增益控制(AGC)放大器同样是一个容易出问题的地方,不管是发射还是接收电路都会有AGC放大器。AGC放大器通常能有效地滤掉噪声,不过由于手机具备处理发射和接收信号强度快速变化的能力,因此要求AGC电路有一个相当宽的带宽,而这使某些关键电路上的AGC放大器很容易引入噪声。设计AGC线路必须遵守良好的模拟电路设计技术,而这跟很短的运放输入引脚和很短的反馈路径有关,这两处都必须远离RF、IF或高速数字信号走线。同样,良好的接地也必不可少,而且芯片的电源必须得到良好的去耦。如果必须要在输入或输出端走一根长线,那么最好是在输出端,通常输出端的阻抗要低得多,而且也不容易感应噪声。通常信号电平越高,就越容易把噪声引入到其它电路。在所有PCB设计中,尽可能将数字电路远离模拟电路是一条总的原则,它同样也适用于RFPCB设计。公共模拟地和用于屏蔽和隔开信号线的地通常是同等重要的,因此在设计早期阶段,仔细的计划、考虑周全的元器件布局和彻底的布局*估都非常重要,同样应使RF线路远离模拟线路和一些很关键的数字信号,所有的RF走线、焊盘和元件周围应尽可能多填接地铜皮,并尽可能与主地相连。如果RF走线必须穿过信号线,那么尽量在它们之间沿着RF走线布一层与主地相连的地。如果不可能的话,一定要保证它们是十字交叉的,这可将容性耦合减到最小,同时尽可能在每根RF走线周围多布一些地,并把它们连到主地。此外,将并行RF走线之间的距离减到最小可以将感性耦合减到最小。一个实心的整块接地面直接放在表层下第一层时,隔离效果最好,尽管小心一点设计时其它的做法也管用。在PCB板的每一层,应布上尽可能多的地,并把它们连到主地面。尽可能把走线靠在一起以增加内部信号层和电源分配层的地块数量,并适当调整走线以便你能将地连接过孔布置到表层上的隔离地块。应当避免在PCB各层上生成游离地,因为它们会像一个小天线那样拾取或注入噪音。在大多数情况下,如果你不能把它们连到主地,那么你最好把它们去掉。1.3 在手机PCB板设计时,应对以下几个方面给予极大的重视

1.3.1电源、地线的处理

既使在整个PCB板中的布线完成得都很好,但由于电源、地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量。对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因,现只对降低式抑制噪音作以表述:(1)、众所周知的是在电源、地线之间加上去耦电容。

(2)、尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>信号线,通常信号线宽为:0.2~0.3mm,最经细宽度可达0.05~0.07mm,电源线为1.2~2.5mm。对数字电路的PCB可用宽的地导线组成一个回路,即构成一个地网来使用(模拟电路的地不能这样使用)(3)、用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。1.3.2数字电路与模拟电路的共地处理

现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整人PCB对外界只有一个结点,所以必须在PCB内部进行处理数、模共地的问题,而在板内部数字地和模拟地实际上是分开的它们之间互不相连,只是在PCB与外界连接的接口处(如插头等)。数字地与模拟地有一点短接,请注意,只有一个连接点。也有在PCB上不共地的,这由系统设计来决定。1.3.3信号线布在电(地)层上

在多层印制板布线时,由于在信号线层没有布完的线剩下已经不多,再多加层数就会造成浪费也会给生产增加一定的工作量,成本也相应增加了,为解决这个矛盾,可以考虑在电(地)层上进行布线。首先应考虑用电源层,其次才是地层。因为最好是保留地层的完整性。1.3.4大面积导体中连接腿的处理

在大面积的接地(电)中,常用元器件的腿与其连接,对连接腿的处理需要进行综合的考虑,就电气性能而言,元件腿的焊盘与铜面满接为好,但对元件的焊接装配就存在一些不良隐患如:①焊接需要大功率加热器。②容易造成虚焊点。所以兼顾电气性能与工艺需要,做成十字花焊盘,称之为热隔离(heatshield)俗称热焊盘(Thermal),这样,可使在焊接时因截面过分散热而产生虚焊点的可能性大大减少。多层板的接电(地)层腿的处理相同。1.3.5布线中网络系统的作用

在许多CAD系统中,布线是依据网络系统决定的。网格过密,通路虽然有所增加,但步进太小,图场的数据量过大,这必然对设备的存贮空间有更高的要求,同时也对象计算机类电子产品的运算速度有极大的影响。而有些通路是无效的,如被元件腿的焊盘占用的或被安装孔、定们孔所占用的等。网格过疏,通路太少对布通率的影响极大。所以要有一个疏密合理的网格系统来支持布线的进行。标准元器件两腿之间的距离为0.1英寸(2.54mm),所以网格系统的基础一般就定为0.1英寸(2.54mm)或小于0.1英寸的整倍数,如:0.05英寸、0.025英寸、0.02英寸等。

1.4进行高频PCB设计的技巧和方法如下: 1.4.1传输线拐角要采用45°角,以降低回损

1.4.2要采用绝缘常数值按层次严格受控的高性能绝缘电路板。这种方法有利于对绝缘材料与邻近布线之间的电磁场进行有效管理。

1.4.3要完善有关高精度蚀刻的PCB设计规范。要考虑规定线宽总误差为+/-0.0007英寸、对布线形状的下切(undercut)和横断面进行管理并指定布线侧壁电镀条件。对布线(导线)几何形状和涂层表面进行总体管理,对解决与微波频率相关的趋肤效应问题及实现这些规范相当重要。

1.4.4突出引线存在抽头电感,要避免使用有引线的组件。高频环境下,最好使用表面安装组件。

1.4.5对信号过孔而言,要避免在敏感板上使用过孔加工(pth)工艺,因为该工艺会导致过孔处产生引线电感。

1.4.6要提供丰富的接地层。要采用模压孔将这些接地层连接起来防止3维电磁场对电路板的影响。

1.4.7要选择非电解镀镍或浸镀金工艺,不要采用HASL法进行电镀。这种电镀表面能为高频电流提供更好的趋肤效应(图2)。此外,这种高可焊涂层所需引线较少,有助于减少环境污染。1.4.8阻焊层可防止焊锡膏的流动。但是,由于厚度不确定性和绝缘性能的未知性,整个板表面都覆盖阻焊材料将会导致微带设计中的电磁能量的较大变化。一般采用焊坝(solderdam)来作阻焊层。的电磁场。这种情况下,我们管理着微带到同轴电缆之间的转换。在同轴电缆中,地线层是环形交织的,并且间隔均匀。在微带中,接地层在有源线之下。这就引入了某些边缘效应,需在设计时了解、预测并加以考虑。当然,这种不匹配也会导致回损,必须最大程度减小这种不匹配以避免产生噪音和信号干扰。1.5电磁兼容性设计

电磁兼容性是指电子设备在各种电磁环境中仍能够协调、有效地进行工作的能力。电磁兼容性设计的目的是使电子设备既能抑制各种外来的干扰,使电子设备在特定的电磁环境中能够正常工作,同时又能减少电子设备本身对其它电子设备的电磁干扰。1.5.1选择合理的导线宽度

由于瞬变电流在印制线条上所产生的冲击干扰主要是由印制导线的电感成分造成的,因此应尽量减小印制导线的电感量。印制导线的电感量与其长度成正比,与其宽度成反比,因而短而精的导线对抑制干扰是有利的。时钟引线、行驱动器或总线驱动器的信号线常常载有大的瞬变电流,印制导线要尽可能地短。对于分立元件电路,印制导线宽度在1.5mm左右时,即可完全满足要求;对于集成电路,印制导线宽度可在0.2~1.0mm之间选择。1.5.2采用正确的布线策略

采用平等走线可以减少导线电感,但导线之间的互感和分布电容增加,如果布局允许,最好采用井字形网状布线结构,具体做法是印制板的一面横向布线,另一面纵向布线,然后在交叉孔处用金属化孔相连。

1.5.3为了抑制印制板导线之间的串扰,在设计布线时应尽量避免长距离的平等走线,尽可能拉开线与线之间的距离,信号线与地线及电源线尽可能不交叉。在一些对干扰十分敏感的信号线之间设置一根接地的印制线,可以有效地抑制串扰。

1.5.4为了避免高频信号通过印制导线时产生的电磁辐射,在印制电路板布线时,还应注意以下几点:(1)尽量减少印制导线的不连续性,例如导线宽度不要突变,导线的拐角应大于90度禁止环状走线等。

(2)时钟信号引线最容易产生电磁辐射干扰,走线时应与地线回路相靠近,驱动器应紧挨着连接器。

(3)总线驱动器应紧挨其欲驱动的总线。对于那些离开印制电路板的引线,驱动器应紧紧挨着连接器。

(4)数据总线的布线应每两根信号线之间夹一根信号地线。最好是紧紧挨着最不重要的地址引线放置地回路,因为后者常载有高频电流。

(5)在印制板布置高速、中速和低速逻辑电路时,应按照图1的方式排列器件。1.5.5抑制反射干扰

为了抑制出现在印制线条终端的反射干扰,除了特殊需要之外,应尽可能缩短印制线的长度和采用慢速电路。必要时可加终端匹配,即在传输线的末端对地和电源端各加接一个相同阻值的匹配电阻。根据经验,对一般速度较快的TTL电路,其印制线条长于10cm以上时就应采用终端匹配措施。匹配电阻的阻值应根据集成电路的输出驱动电流及吸收电流的最大值来决定。1.5.6电路板设计过程中采用差分信号线布线策略

布线非常靠近的差分信号对相互之间也会互相紧密耦合,这种互相之间的耦合会减小EMI发射,通常(当然也有一些例外)差分信号也是高速信号,所以高速设计规则通常也都适用于差分信号的布线,特别是设计传输线的信号线时更是如此。这就意味着我们必须非常谨慎地设计信号线的布线,以确保信号线的特征阻抗沿信号线各处连续并且保持一个常数。在差分线对的布局布线过程中,我们希望差分线对中的两个PCB线完全一致。这就意味着,在实际应用中应该尽最大的努力来确保差分线对中的PCB线具有完全一样的阻抗并且布线的长度也完全一致。差分PCB线通常总是成对布线,而且它们之间的距离沿线对的方向在任意位置都保持为一个常数不变。通常情况下,差分线对的布局布线总是尽可能地靠近。

第五篇:PCB图布线的经验总结

PCB图布线的经验总结

1.组件布置

组件布置合理是设计出优质的PCB图的基本前提。关于组件布置的要求主要有安装、受力、受热、信号、美观六方面的要求。1.1.安装

指在具体的应用场合下,为了将电路板顺利安装进机箱、外壳、插槽,不致发生空间干涉、短路等事故,并使指定接插件处于机箱或外壳上的指定位置而提出的一系列基本要求。这里不再赘述。1.2.受力

电路板应能承受安装和工作中所受的各种外力和震动。为此电路板应具有合理的形状,板上的各种孔(螺钉孔、异型孔)的位置要合理安排。一般孔与板边距离至少要大于孔的直径。同时还要注意异型孔造成的板的最薄弱截面也应具有足够的抗弯强度。板上直接“伸”出设备外壳的接插件尤其要合理固定,保证长期使用的可靠性。1.3.受热

对于大功率的、发热严重的器件,除保证散热条件外,还要注意放置在适当的位置。尤其在精密的模拟系统中,要格外注意这些器件产生的温度场对脆弱的前级放大电路的不利影响。一般功率非常大的部分应单独做成一个模块,并与信号处理电路间采取一定的热隔离措施。

1.4.信号

信号的干扰PCB版图设计中所要考虑的最重要的因素。几个最基本的方面是:弱信号电路与强信号电路分开甚至隔离;交流部分与直流部分分开;高频部分与低频部分分开;注意信号线的走向;地线的布置;适当的屏蔽、滤波等措施。这些都是大量的论着反复强调过的,这里不再重复。1.5.美观

不仅要考虑组件放置的整齐有序,更要考虑走线的优美流畅。由于一般外行人有时更强调前者,以此来片面评价电路设计的优劣,为了产品的形象,在性能要求不苛刻时要优先考虑前者。但是,在高性能的场合,如果不得不采用双面板,而且电路板也封装在里面,平时看不见,就应该优先强调走线的美观。下一小节将会具体讨论布线的“美学”。

2.布线原则

下面详细介绍一些文献中不常见的抗干扰措施。考虑到实际应用中,尤其是产品试制中,仍大量采用双面板,以下内容主要针对双面板。2.1.布线“美学” 转弯时要避免直角,尽量用斜线或圆弧过渡。

走线要整齐有序,分门别类集中排列,不仅可以避免不同性质信号的相互干扰,也便于检查和修改。对于数字系统,同一阵营的信号线(如数据线、地址线)之间不必担心干扰的问题,但类似读、写、时钟这样的控制性信号,就应该独来独往,最好用地线保护起来。

大面积铺地(下面会进一步论述)时,地线(其实应该是地“面”)与信号线间尽量保持合理的相等距离,在防止短路、漏电的前提下尽量靠近。

对于弱电系统,地线与电源线要尽量靠近。

使用表贴组件的系统,信号线尽量全走正面。2.2.地线布置

文献中对地线的重要性及布置原则有很多论述,但关于实际PCB中的地线排布仍然缺乏详细准确的介绍。我的经验是,为了提高系统的可靠性(而不只是做出一个实验样机),对地线无论怎样强调都不为过,尤其是在微弱信号处理中。为此,必须不遗余力地贯彻“大面积铺地”的原则。

铺地时,一般必须是网格状地,除非那些被其它线路分割出来的零星地盘。网格状地的受热性能和高频导电性能都要大大优于整块的地线。在双面板布线中,有时为了走信号线,不得不将地线分割开,这对于保持足够低的地电阻是极为不利的。为此,必须采用一系列的“小聪明”手段来保证地电流的“通畅”。这些技巧包括:

大量使用表面贴装组件,省去焊孔所占用的“本来”应属于地线的空间。

充分利用正面空间:在大量使用表面贴装组件的场合下,设法使信号线尽量走顶层,将底层“无私”地让给地线,这其中又涉及到无数细碎的小窍门,本人拙作《PCB技巧之一:交换管脚》中就有一招,还有很多类似的法术,以后会陆续写出。

合理安排信号线,将板上的重要地带,尤其是“腹地”(这里关系到整个板地线的沟通)“让”给地线,只要精心设计,这一点还是能做到的。

正面与反面的配合:有时在板的某一面,地线实在是“走投无路”了,这时可设法使两面的布线相互协调,“此处不留爷,自有留爷处”,在反面的相对应位置空出一块足够的地盘铺设地线,再通过数量足够、位置合理的过孔(考虑到过孔有较大的电阻),通过这?quot;桥梁“将被横行而过的信号线强行分割却又恋恋不舍、盼望统一的两岸连成一个导电性能足够的整体。

狗急跳墙的着数:实在滕不出地方而又不甘心庞大的地线被区区一根信号线拦腰切断时,就让这个信号委屈一点,走跨接线吧。有时,我不甘心仅仅拉一根光秃秃的导线,这个信号恰好又要经过一个电阻或其它”长脚“的器件,我就可以名正言顺的延长这个器件的管脚,使之兼任跨接线的职务,既通过了信号,又避免了跨接线这个不体面的称呼:-(当然,在大多数情况下,我总可以让这样的信号从合适的地方通过而避免与地线的交叉,唯一需要的是观察力和想象力。

起码的原则:地电流的路径要合理,大电流与微弱的信号电流决不能并肩前进。有时,选择合理的路径,一个排的地线抵得上不合理配置的一个集团军。

最后,顺便说明一点,有一句名言:”你可以相信你的母亲,但永远不要相信你的地“。在极微弱信号处理的场合(微伏以下),即使不择手段保证了地电位的一致,电路上关键点的地电位差别仍然要超过被处理信号的幅度,至少是同一量级,即使静态电位合适了,瞬时的电位差仍然可能很大。对于这样的场合,首先要在原理上使电路的工作尽可能的不依赖于地电位。2.3.电源线布置与电源滤波

一般的文献都认为电源线应尽可能粗,对此我不敢完全苟同。只有在大功率(1秒内平均电源电流可能达到1A)的场合,才必须保证足够的电源线宽度(我的经验,每1A电流对应50mil能够满足大多数场合的需求)。如果只为了防止信号的窜扰的话,电源线的宽度不是关键。甚至,有时细一些的电源线更有利!电源的质量一般主要不在于其绝对值,而在于电源的波动和迭加的干扰。解决电源干扰的关键在于滤波电容!如果你的应用场合对电源质量的确有苛刻的要求,就不要吝啬滤波电容的钱!使用滤波电容时要注意以下几条:

整个电路的电源输入端应该有”总“的滤波措施,而且各种类型的电容要互相搭配,”一样都不能少“,至少不会坏事的J对于数字系统至少要有100uF电解+10uF片钽+0.1uF贴片+1nF贴片。较高频(100kHz)100uF电解+10uF片钽+0.47uF贴片+0.1uF贴片。交流模拟系统:对于直流及低频模拟系统:1000uF|1000uF电解+10uF片钽+1uF贴片+0.1uF贴片。

每个重要芯片身边都应该有”一套"滤波电容。对于数字系统,一个0.1uF贴片一般就够了,重要的或工作电流较大的芯片还应并上一个10uF片钽或1uF贴片,工作频率最高的芯片(CPU、晶振)还要并10nF|470pF或一个1nF。该电容应尽可能接近芯片的电源管脚并尽可能直接连接,越小的应越靠近。

对于芯片滤波电容,以内(滤波电容至芯片电源管脚)的一段应尽可能粗,如能采用多根细线并排就更好。有了滤波电容提供低(交流)阻抗电压源并抑制交流耦合干扰,电容管脚以外(指从总电源至滤波电容的一段)的电源线就不那幺重要了,线宽不必太粗,至少不必为此占用大量的板面积。某些模拟系统中还要求电源输入采用RC滤波网络以进一步抑制干扰,而较细的电源线有时恰好就兼具RC滤波器中电阻的作用,反而有利。

对于工作温度变化范围较大的系统,要注意铝电解电容在低温下性能会降低甚至丧失滤波作用,此时要用适当的钽电容代替之。例如,用100uF钽|1000uF铝代替470uF铝,或用22uF片钽代100uF铝。

注意铝电解电容不要离大功率发热器件太近。

PCB设计过程中的注意事项

PCB设计过程中的注意事项:

1、电源线最好要比其它的走线粗很多,因为导线粗会使得导线上的电阻变小,这样电源的功率在导线上的消耗就会变小,减少了功率的浪费;

2、当走线在转弯处应该有一个过渡,最好是45或者135度角过渡,而不应该采用直角转弯,因为这样会减少信号受到干扰;

3、电源电路部分最好放在板子的边缘部分,因为电源会产生热量,这样可以避免电源部分对其它各部分电路造成干扰;

4、数字电路与模拟电路部分要分开,这样可以避免相互之间的干扰;

5、高频部分要与低频部分严格分开,这样可以避免低频信号对高频部分产生干扰;

6、有高频的地方,对这部分要单独敷铜,其它部分可以一起敷铜,这样可以避免其它部分对高频部分产生影响,进而减少干扰;

7、有对称的电路,尽量布置在一起,这样既方便了走线,也会给人以美观的感觉;

8、尽量使走线能够平行,这样会减少信号间的相互干扰,也会使布线变的容易,还会使效果更加美观;

9、走线的时候,尽量先别连地线,因为地的网络线一般情况下很多,先连起来以后可能会

使其它走线变得不容易;

10、尽量在布线的时候,在板子上面多加一些地的过孔,这样会使得地的网络能够自动的连接在一起;

11、每一块电路部分要使得元器件放置在一起,这样的话,走线也会很容易;

12、元件的封装大小一定要按照合理的参数进行设置。PCB设计过程中容易犯的错误和解决的方法:

1、电源部分放置的位置不合理,使其它电路部分的信号受到的干扰大,影响电路的正常工作。重新合理的把电源部分进行布置,最好放置在板子的最边缘地方,并且把容易受到干扰的部分远离电源部分;

2、每个独立电路部分的元器件放置不合理或者没有放置在一起,给布线带来了很大的麻烦,增加了布线的工作量。重新合理的分配放置、布置,这样既减少了工作量,也降低了因连线不合理造成的电路的干扰;

3、高频和低频部分没有分开敷铜,使得高频信号在接收时非常容易的受到低频部分的干扰。重新合理的把高频的地与低频部分的地分开敷铜,以减少低频信号对高频信号的干扰;

4、元件的封装大小与实物的封装不匹配,所以在设计时一定要合理的选择参数,如果需要自己设计的话,在测量实物的时候,务必使测量的参数精确度很高,这样可以避免参数不匹配的错误;

5、由于元件任意放置,导致很不容易走线。所以,在放置元件时,一定要对照原理图中各个元件所在的位置,合理的分配,同时要兼顾走线是否合理、是否美观等等。

PCB布线要横平竖直?

提起PCB布线,许多工程技术人员都知道一个传统的经验:正面横向走线、反面纵向走线,横平竖直,既美观又短捷;还有个传统经验是:只要空间允许,走线越粗越好。可以明确地说,这些经验在注重EMC的今天已经过时。

要使单片机系统有良好的EMC性能,PCB设计十分关键。一个具有良好的EMC性能的PCB,必须按高频电路来设计——这是反传统的。单片机系统按高频电路来设计PCB的理由在于:尽管单片机系统大部分电路的工作频率并不高,但是EMI的频率是高的,EMC测试的模拟干扰频率也是高的[5]。要有效抑制EMI,顺利通过EMC测试,PCB的设计必须考虑高频电路的特点。PCB按高频电路设计的要点是:

(1)要有良好的地线层。良好的地线层处处等电位,不会产生共模电阻偶合,也不会经地线形成环流产生天线效应;良好的地线层能使EMI以最短的路径进入地线而消失。建立良好的地线层最好的方法是采用多层板,一层专门用作线地层;如果只能用双面板,应当尽量从正面走线,反面用作地线层,不得已才从反面过线。

(2)保持足够的距离。对于可能出现有害耦合或幅射的两根线或两组或要保持足够的距离,如滤波器的输入与输出、光偶的输入与输出、交流电源线与弱信号线等。(3)长线加低通滤波器。走线尽量短捷,不得已走的长线应当在合理的位置插入C、RC或LC低通滤波器。

(4)除了地线,能用细线的不要用粗线。因为PCB上的每一根走线既是有用信号的载体,又是接收幅射干扰的干线,走线越长、越粗,天线效应越强。

元件排列规则

1).在通常条件下,所有的元件均应布置在印制电路的同一面上,只有在顶层元件过密时,才能将一些高度有限并且发热量小的器件,如贴片电阻、贴片电容、贴IC等放在底层。

2).在保证电气性能的前提下,元件应放置在栅格上且相互平行或垂直排列,以求整齐、美观,一般情况下不允许元件重叠;元件排列要紧凑,输入和输出元件尽量远离。

3).某元器件或导线之间可能存在较高的电位差,应加大它们的距离,以免因放电、击穿而引起意外短路。

4).带高电压的元件应尽量布置在调试时手不易触及的地方。

5).位于板边缘的元件,离板边缘至少有2个板厚的距离

6).元件在整个板面上应分布均匀、疏密一致。

2.按照信号走向布局原则

1).通常按照信号的流程逐个安排各个功能电路单元的位置,以每个功能电路的核心元件为中心,围绕它进行布局。

2).元件的布局应便于信号流通,使信号尽可能保持一致的方向。多数情况下,信号的流向安排为从左到右或从上到下,与输入、输出端直接相连的元件应当放在靠近输入、输出接插件或连接器的地方。

3.防止电磁干扰

1).对辐射电磁场较强的元件,以及对电磁感应较灵敏的元件,应加大它们相互之间的距离或加以屏蔽,元件放置的方向应与相邻的印制导线交叉。2).尽量避免高低电压器件相互混杂、强弱信号的器件交错在一起。

3).对于会产生磁场的元件,如变压器、扬声器、电感等,布局时应注意减少磁力线对印制导线的切割,相邻元件磁场方向应相互垂直,减少彼此之间的耦合。

4).对干扰源进行屏蔽,屏蔽罩应有良好的接地。

5).在高频工作的电路,要考虑元件之间的分布参数的影响。

4.抑制热干扰

1).对于发热元件,应优先安排在利于散热的位置,必要时可以单独设置散热器或小风扇,以降低温度,减少对邻近元件的影响。

2).一些功耗大的集成块、大或中功率管、电阻等元件,要布置在容易散热的地方,并与其它元件隔开一定距离。

3).热敏元件应紧贴被测元件并远离高温区域,以免受到其它发热功当量元件影响,引起误动作。

4).双面放置元件时,底层一般不放置发热元件。

5.可调元件的布局

对于电位器、可变电容器、可调电感线圈或微动开关等可调元件的布局应考虑整机的结构要求,若是机外调节,其位置要与调节旋钮在机箱面板上的位置相适应;若是机内调节,则应放置在印制电路板于调节的地方。

印刷电路板的设计

SMT线路板是表面贴装设计中不可缺少的组成之一。SMT线路板是电子产品中电路元件与器件的支撑件,它实现了电路元件和器件之间的电气连接。随着电子技术发展,pcb板的体积越来越小,密度也越来越高,并且PCB板层不断地增加,因此,要求PCB在整体布局、抗干扰能力、工艺上和可制造性上要求越来越高。

印刷电路板设计的主要步骤;

..1:绘制原理图。

..2:元件库的创建。

..3:建立原理图与印制板上元件的网络连接关系。..4:布线和布局。

..5:创建印制板生产使用数据和贴装生产使用数据。

..PCB上的元件位置和外形确定后,再考虑PCB的布线。

..有了元件的位置,根据元件位置进行布线,印制板上的走线尽可能短是一个原则。走线短,占用通道和面积都小,这样直通率会高一些。在PCB板上的输入端和输出端的导线应尽量避开相邻平行,最好在二线间放有地线。以免发生电路反馈藕合。印制板如果为多层板,每个层的信号线走线方向与相邻板层的走线方向要不同。对于一些重要的信号线应和线路设计人员达成一致意见,特别差分信号线,应该成对地走线,尽力使它们平行、靠近一些,并且长短相差不大。PCB板上所有元件尽量减少和缩短元器件之间的引线和连接,PCB板中的导线最小宽度主要由导线与绝缘层基板间的粘附强度和流过它们的电流值决定。当铜箔厚度为0.05mm,宽度为1-1.5mm时,通过2A的电流,温度不会高于3度。导线宽度1.5mm时可满足要求,对于集成电路,尤其是数字电路,通常选用0.02-0.03mm。当然,只要允许,我们尽可能的用宽线,特别是PCB板上的电源线和地线,导线的最小间距主要是由最不坏情况下的线间绝缘电阻和击穿电压决定。对于一些集成电路(IC)以工艺角度考虑可使间距小于5-8mm。印制导线的弯曲处一般用圆弧最小,避免使用小于90度弯的走线。而直角和夹角在高频电路中会影响电性能,总之,印制板的布线要均匀,疏密适当,一致性好。电路中尽量避开使用大面积铜箔,否则,在使用过程中时间过长产生热量时,易发生铜箔膨胀和脱落现象,如必须使用大面积铜箔时,可采用栅格状导线。导线的端口则是焊盘。焊盘中心孔要比器件引线直径大一些。焊盘太大在焊接中易形成虚焊,焊盘外径D一般不小于(d+1.2)mm,其中d为孔径,对于一些密度比较大的元件的焊盘最小直径可取(d+1.0)mm,焊盘设计完成后,要在印制板的焊盘周围画上器件的外形框,同时标注文字和字符。一般文字或外框的高度应该在0.9mm左右,线宽应该在0.2mm左右。并且标注文字和字符等线不要压在焊盘上。如果为双层板,则底层字符应该镜像标注。

..二、为了使所设计的产品更好有效地工作,PCB在设计中不得不考虑它的抗干扰能力,并且与具体的电路有着密切的关系。

..线路板中的电源线、地线等设计尤为重要,根据不同的电路板流过电流的大小,尽量加大电源线的宽度,从而来减小环路电阻,同时电源线与地线走向以及数据传送方向保持一致。有助于电路的抗噪声能力的增强。PCB上即有逻辑电路又有线性电路,使它们尽量分开,低频电路可采用单点并联接地,实际布线可把部分串联后再并联接地,高频电路采用多点串连接地。地线应短而粗,对于高频元件周围可采用栅格大面积地箔,地线应尽量加粗,如果地线很细的导线,接地电位随电流的变化,使抗噪性能降低。因此应加粗接地线,使其能达到三位于电路板上的允许电流。如果设计上允许可以使接地线在2-3mm以上的直径宽度,在数字电路中,其接地线路布成环路大多能提高抗噪声能力。PCB的设计中一般常规在印制板的关键部位配置适当的退藕电容。在电源入端跨线接10-100uF的电解电容,一般在20-30管脚的附近,都应布置一个0.01PF的瓷片电容,一般在20-30管脚的集成电路芯片的电源管脚附近,都应布置一个0.01PF的磁片电容,对于较大的芯片,电源引脚会有几个,最好在它们附近都加一个退藕电容,超过200脚的芯片,则在它四边上都加上至少二个退藕电容。如果空隙不足,也可4-8个芯片布置一个1-10PF钽电容,对于抗干扰能力弱、关断电源变化大的元件应在该元件的电源线和地线之间直接接入退藕电容,以上无论那种接入电容的引线不易过长。

..三、线路板的元件和线路设计完成后,接上来要考虑它的工艺设计,目的将各种不良因素消灭在生产开始之前,同时又要兼顾线路板的可制造性,以便生产出优质的产品和批量进行生产。

..前面在说元件得定位及布线时已经把线路板的工艺方面涉及到一些。线路板的工艺设计主要是把我们设计出的线路板与元件通过SMT生产线有机的组装在一起,从而实现良好电气连接达到我们设计产品的位置布局。焊盘设计,布线以抗干扰性等还要考虑我们设计出的板子是不是便于生产,能不能用现代组装技术-SMT技术进行组装,同时要在生产中达到不让产生不良品的条件产生设计高度。具体有以下几个方面:

..1:不同的SMT生产线有各自不同的生产条件,但就PCB的大小,pcb的单板尺寸不小于200*150mm。如果长边过小可以采用拼版,同时长与宽之比为3:2或4:3电路板面尺寸大于200×150mm时,应考虑电路板所受的机械强度。

..2:当电路板尺寸过小,对于SMT整线生产工艺很难,更不易于批量生产,最好方法采用拼板形式,就是根据单板尺寸,把2块、4块、6块等单板组合到一起,构成一个适合批量生产的整板,整板尺寸要适合可贴范围大小。

..3:为了适应生产线的贴装,单板要留有3-5mm的范围不放任何元件,拼板留有3-8mm的工艺边,工艺边与PCB的连接有三种形式:A无搭边,有分离槽,B有搭边,又有分离槽,C有搭边,无分离槽。设有冲裁用工艺搭国。根据PCB板的外形,有途等适用不同的拼板形式。对PCB的工艺边根据不同机型的定位方式不同,有的要在工艺边上设有定位孔,孔的直径在4-5厘米,相对比而言,要比边定位精度高,因此有定位孔定位的机型在进行PCB加工时,要设有定位孔,并且孔设计的要标准,以免给生产带来不便。

..4:为了更好的定位和实现更高的贴装精度,要为PCB设上基准点,有无基准点和设的好与坏直接影响到SMT生产线的批量生产。基准点的外形可为方形、圆形、三角形等。并且直径大约在1-2mm范围之内,在基准点的周围要在3-5mm的范围之内,不放任何元件和引线。同时基准点要光滑、平整,不要任何污染。基准点的设计不要太靠近板边,要有3-5mm的距离。

..5:从整体生产工艺来说,其板的外形最好为距形,特别对于波峰焊。采用矩形便于传送。如果PCB板有缺槽要用工艺边的形式补齐缺槽,对于单一的SMT板允许有缺槽。但缺槽不易过大应小于有边长长度的1/3。

下载PCB布线实际工作经验之总结word格式文档
下载PCB布线实际工作经验之总结.doc
将本文档下载到自己电脑,方便修改和收藏,请勿使用迅雷等下载。
点此处下载文档

文档为doc格式


声明:本文内容由互联网用户自发贡献自行上传,本网站不拥有所有权,未作人工编辑处理,也不承担相关法律责任。如果您发现有涉嫌版权的内容,欢迎发送邮件至:645879355@qq.com 进行举报,并提供相关证据,工作人员会在5个工作日内联系你,一经查实,本站将立刻删除涉嫌侵权内容。

相关范文推荐

    PCB布线的前期工作总结

    PCB布线的前期工作总结-超实用 PCB布线无疑是整个PCB设计中耗时最长的,但是除了布线之外的其他工作也相当重要,因为这些看似简单的工作却有规律可循,而且如果你适当的做了这些......

    财务实际工作经验分享

    财务实际工作经验分享 好的财务工作者要时刻保持开放的心态(有容乃大),这又分为学和教!学的内容.学习的心态和对象等.时刻学习,阶段总结,不断思考,才能不断进步.教呢?理臣教育的......

    PCB布线的前期工作总结超实用

    PCB布线的前期工作总结-超实用 PCB布线无疑是整个PCB设计中耗时最长的,但是除了布线之外的其他工作也相当重要,因为这些看似简单的工作却有规律可循,而且如果你适当的做了这些......

    PCB布线的前期工作总结-超实用[大全]

    PCB布线无疑是整个PCB设计中耗时最长的,但是除了布线之外的其他工作也相当重要,因为这些看似简单的工作却有规律可循,而且如果你适当的做了这些工作,那么对于整个设计工作来说可......

    会计 各岗位 实际工作经验 总结

    (转)会计 各岗位 实际工作经验 总结 在下网名传说中的水,我下面所说的是在实践中总结出来的,不是理论,也不是理论应用于实践,而是怎么去更快、更准确的完成工作的一些方法。 全部......

    会计 各岗位 实际工作经验 总结

    (转)会计 各岗位 实际工作经验 总结 在下网名传说中的水,我下面所说的是在实践中总结出来的,不是理论,也不是理论应用于实践,而是怎么去更快、更准确的完成工作的一些方法。 全部......

    有关PCB(总结)

    PCB :Printed circuit board 印刷电路板 介电层(基材):Dielectric 用来保持线路与各层之间的绝缘性,俗称为基材。 基材的分类: 由底到高的档次划分: 94HB-94V0-22F-(CEM-1)-(CEM-3)......

    PCB电路板设计的实际工作总结概括

    绘制原理图---->生成网络表PCB大至工作内容: 调入网络表 | 设置PCB设计环境: ----绘制印刷电路的板框 ----格点大小和类型 ----版层参数 ----布线参数规划电路板:确定边框--固......