第一篇:[基本元件]上拉电阻下拉电阻的总结
[基本元件]上拉电阻下拉电阻的总结
80years 发表于 2006-11-16 10:35:00
上拉电阻下拉电阻的总结
=================
上拉电阻:
1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。
2、OC门电路必须加上拉电阻,才能使用。
3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。
6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。
7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。
上拉电阻阻值的选择原则包括:
1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。
2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑
以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理
对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素:
1. 驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。
2. 下级电路的驱动需求。同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。
3. 高低电平的设定。不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分压值应确保在零电平门槛之下。
4. 频率特性。以上拉电阻为例,上拉电阻和开关管漏源级之间的电容和下级电路之间的输入电容会形成RC延迟,电阻越大,延迟越大。上拉电阻的设定应考虑电路在这方面的需求。
下拉电阻的设定的原则和上拉电阻是一样的。
OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入端每端口不大于100uA,设输出口驱动电流约500uA,标准工作电压是5V,输入口的高低电平门限为0.8V(低于此值为低电平);2V(高电平门限值)。
选上拉电阻时:
500uA x 8.4K= 4.2即选大于8.4K时输出端能下拉至0.8V以下,此为最小阻值,再小就
拉不下来了。如果输出口驱动电流较大,则阻值可减小,保证下拉时能低于0.8V即可。当输出高电平时,忽略管子的漏电流,两输入口需200uA
200uA x15K=“3V”即上拉电阻压降为3V,输出口可达到2V,此阻值为最大阻值,再大就拉不到2V了。选10K可用。COMS门的可参考74HC系列
设计时管子的漏电流不可忽略,IO口实际电流在不同电平下也是不同的,上述仅仅是原理,一句话概括为:输出高电平时要喂饱后面的输入口,输出低电平不要把输出口喂撑了(否则多余的电流喂给了级联的输入口,高于低电平门限值就不可靠了)
在数字电路中不用的输入脚都要接固定电平,通过1k电阻接高电平或接地。
1.电阻作用:
l 接电组就是为了防止输入端悬空
l 减弱外部电流对芯片产生的干扰
l 保护cmos内的保护二极管,一般电流不大于10mA
l 上拉和下拉、限流
l 1.改变电平的电位,常用在TTL-CMOS匹配
2.在引脚悬空时有确定的状态
3.增加高电平输出时的驱动能力。
4、为OC门提供电流
l 那要看输出口驱动的是什么器件,如果该器件需要高电压的话,而输出口的输出电压又不够,就需要加上拉电阻。
l 如果有上拉电阻那它的端口在默认值为高电平你要控制它必须用低电平才能控制如三态门电路三极管的集电极,或二极管正极去控制把上拉电阻的电流拉下来成为低电平。反之,l 尤其用在接口电路中,为了得到确定的电平,一般采用这种方法,以保证正确的电路状态,以免发生意外,比如,在电机控制中,逆变桥上下桥臂不能直通,如果它们都用同一个单片机来驱动,必须设置初始状态.防止直通!
2、定义:
l 上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!下拉同理!
l 上拉是对器件注入电流,下拉是输出电流
l 弱强只是上拉电阻的阻值不同,没有什么严格区分
l 对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。
3、为什么要使用拉电阻:
l 一般作单键触发使用时,如果IC本身没有内接电阻,为了使单键维持在不被触发的状态或是触发后回到原状态,必须在IC外部另接一电阻。
l 数字电路有三种状态:高电平、低电平、和高阻状态,有些应用场合不希望出现高阻状态,可以通过上拉电阻或下拉电阻的方式使处于稳定状态,具体视设计要求而定!
l 一般说的是I/O端口,有的可以设置,有的不可以设置,有的是内置,有的是需要外接,I/O端口的输出类似与一个三极管的C,当C接通过一个电阻和电源连接在一起的时候,该电阻成为上C拉电阻,也就是说,如果该端口正常时为高电平,C通过一个电阻和地连接在一起的时候,该电阻称为下拉电阻,使该端口平时为低电平,作用吗:
比如:当一个接有上拉电阻的端口设为输如状态时,他的常态就为高电平,用于检测低电平的输入。
l 上拉电阻是用来解决总线驱动能力不足时提供电流的。一般说法是拉电流,下拉电阻是用来吸收电流的,也就是你同学说的灌电流
-------------------
有可商讨的地方。、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。
电阻串联才是实现阻抗匹配的好方法。通常线阻的数量级都在几十ohm,如果加上下拉的话,功耗太大。
电阻串联和拉电阻都是阻抗匹配的方法,只是使用范围不同,依电路工作频率而定
21、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。不建议采用这种方法。缺点有2。1 TTL输出地电平时,功耗大。2TTL 输出高电平时,上拉电源可能会有电流灌到TTL电路的电源,影响系统稳定性。
3、对于高速电路,过大的上拉电阻可能边沿变平缓。
应该不会。做输入时,上拉电阻又不吸收电流。做输出时,驱动电流为 电路输出电流+上拉通道输出电流。电阻的容性特征很小,可忽略。
42. 下级电路的驱动需求。同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。
当输出高电平时,开关管怎么回关断呢? CMOS电路的输出级基本上是推拉时。输出地电平时,下面的MOSFET关断,上面的导通。高电平时反过来。该条只适合OC电路。阅读全文(567)| 回复(2)| 引用(1)
回复:上拉电阻下拉电阻的总结
kk(游客)发表评论于2006-11-16 11:57:00
Good!
回复:上拉电阻下拉电阻的总结
sunhuibo发表评论于2006-11-16 19:47:00
太多了,可否一言以蔽之
第二篇:上拉电阻与下拉电阻的作用总结
上拉电阻与下拉电阻的作用总结
一、定义:
上拉就是将不确定的信号通过一个电阻钳位在高电平!电阻同时起限流作用!下拉同理!上拉是对器件注入电流,下拉是输出电流;弱强只是上拉电阻的阻值不同,没有什么严格区分;对于非集电极(或漏极)开路输
出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。
二、上下拉电阻作用:
1、提高电压准位:
a.当 TTL 电路驱动 COMS 电路时,如果 TTL 电路输出的高电平低于 COMS 电路的最低高电平(一般为 3.5V),这时就需要在
TTL 的输出端接上拉电阻,以提高输出高电平的值。b.OC 门电路必须加上拉电阻,以提高输出的高电平值。
2、加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
3、N/A pin 防静电、防干扰:在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。同時管脚悬空就比较容易接受外界的电磁干扰。
4、电阻匹配,抑制反射波干扰:长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干 扰。
5、预设空间状态/缺省电位:在一些 CMOS 输入端接上或下拉电阻是为了预设缺省电位.当你不用这些引脚的时候, 这些输入端 下拉接 0 或上拉接 1。在I2C总线等总线上,空闲时的状态是由上下拉电阻获得 6.提高芯片输入信号的噪声容限:输入端如果是高阻状态,或者高阻抗输入端处于悬空状态,此时需要加上拉或下拉,以免收到
随机电平而影响电路工作。同样如果输出端处于被动状态,需要加上拉或下拉,如输出端仅仅是一个三极管的集电极。从而提高 芯片输入信号的噪声容限增强抗干扰能力。
{电源到元件间的叫上拉电阻,作用是平时使该脚为高电平地到元件间的叫下拉电阻,作用是平时使该脚为低电平上拉电阻和下拉电 阻的范围由器件来定(我们一般用10K)+Vcc
+------+=上拉电阻 |+-----+ |元件| |+-----+
+------+=下拉电阻
-Gnd
一般来说上拉或下拉电阻的作用是增大电流,加强电路的驱动能力
比如说51的p1口
还有,p0口必须接上拉电阻才可以作为io口使用
上拉和下拉的区别是一个为拉电流,一个为灌电流
一般来说灌电流比拉电流要大
也就是灌电流驱动能力强一些}
三、上拉电阻阻值的选择原则包括:
1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。
2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑 以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理
四、原理:
上拉电阻实际上是集电极输出的负载电阻。不管是在开关应用和模拟放大,此电阻的选则都不是拍脑袋的。工作在线性范围就不
多说了,在这里是讨论的是晶体管是开关应用,所以只谈开关方式。找个TTL器件的资料单独看末级就可以了,内部都有负载电
阻根据不同驱动能力和速度要求这个电阻值不同,低功耗的电阻值大,速度快的电阻值小。但芯片制造商很难满足应用的需要不
可能同种功能芯片做许多种,因此干脆不做这个负载电阻,改由使用者自己自由选择外接,所以就出现OC、OD输出的芯片。由
于数字应用时晶体管工作在饱和和截止区,对负载电阻要求不高,电阻值小到只要不小到损坏末级晶体管就可以,大到输出上升
时间满足设计要求就可,随便选一个都可以正常工作。但是一个电路设计是否优秀这些细节也是要考虑的。集电极输出的开关电
路不管是开还是关对地始终是通的,晶体管导通时电流从负载电阻经导通的晶体管到地,截止时电流从负载电阻经负载的输入电
阻到地,如果负载电阻选择小点功耗就会大,这在电池供电和要求功耗小的系统设计中是要尽量避免的,如果电阻选择大又会带
来信号上升沿的延时,因为负载的输入电容在上升沿是通过无源的上拉电阻充电,电阻越大上升时间越长,下降沿是通过有源晶
体管放电,时间取决于器件本身。因此设计者在选择上拉电阻值时,要根据系统实际情况在功耗和速度上兼顾。
3.从IC(MOS工艺)的角度,分别就输入/输出引脚做一解释:
1.对芯片输入管脚, 若在系统板上悬空(未与任何输出脚或驱动相接)是比较危险的.因为此时很有可能输入管脚内部电容电荷累积
使之达到中间电平(比如1.5V), 而使得输入缓冲器的PMOS管和NMOS管同时导通, 这样一来就在电源和地之间形成直接通路, 产生
较大的漏电流, 时间一长就可能损坏芯片.并且因为处于中间电平会导致内部电路对其逻辑(0或1)判断混乱.接上上拉或下拉电阻
后, 内部点容相应被充(放)电至高(低)电平, 内部缓冲器也只有NMOS(PMOS)管导通, 不会形成电源到地的直流通路.(至于防止静电
造成损坏, 因芯片管脚设计中一般会加保护电路, 反而无此必要).2.对于输出管脚:
1)正常的输出管脚(push-pull型), 一般没有必要接上拉或下拉电阻.2)OD或OC(漏极开路或集电极开路)型管脚,这种类型的管脚需要外接上拉电阻实现线与功能(此时多个输出可直接相连.典型应用是: 系统板上多个芯片的INT(中断信号)输出
直接相连, 再接上一上拉电阻, 然后输入MCU的INT引脚, 实现中断报警功能).其工作原理是:
在正常工作情况下, OD型管脚内部的NMOS管关闭, 对外部而言其处于高阻状态, 外接上拉电阻使输出位于高电平(无效中断状态);
当有中断需求时, OD型管脚内部的NMOS管接通, 因其导通电阻远远小于上拉电阻, 使输出位于低电平(有效中断状态).针对MOS 电路上下拉电阻阻值以几十至几百K为宜.(注: 此回答未涉及TTL工艺的芯片, 也未曾考虑高频PCB设计时需考虑的阻抗匹配, 电磁干扰等效应.)
1, 芯片引脚上注明的上拉或下拉电阻, 是指设计在芯片引脚内部的一个电阻或等效电阻.设计这个电阻的目的, 是为了当用户不需
要用这个引脚的功能时, 不用外加元件, 就可以置这个引脚到缺省的状态.而不会使 CMOS 输入端悬空.使用时要注意如果这个缺
省值不是你所要的, 你应该把这个输入端直接连到你需要的状态.2, 这个引脚如果是上拉的话, 可以用于 “线或” 逻辑.外接漏极开路或集电极开路输出的其他芯片.组成负逻辑或输入.如果是下拉 的话, 可以组成正逻辑 “线或”, 但外接只能是 CMOS 的高电平漏极开路的芯片输出, 这是因为 CMOS 输出的高, 低电平分别由
PMOS 和 NMOS 的漏极给出电流, 可以作成 P 漏开路或 N 漏开路.而 TTL 的高电平由源极跟随器输出电流, 不适合 “线或”.3, TTL 到 CMOS 的驱动或反之, 原则上不建议用上下拉电阻来改变电平, 最好加电平转换电路.如果两边的电源都是 5 伏, 可以直
接连但影响性能和稳定, 尤其是 CMOS 驱动 TTL 时.两边逻辑电平不同时, 一定要用电平转换.电源电压 3 伏或以下时, 建议不要 用直连更不能用电阻拉电平.4, 芯片外加电阻由应用情况决定, 但是在逻辑电路中用电阻拉电平或改善驱动能力都是不可行的.需要改善驱动应加驱动电路.改
变电平应加电平转换电路.包括长线接收都有专门的芯片.
第三篇:电阻元件与欧姆定律教案
【课题名称】
电阻元件与欧姆定律 【教学目标】 应知:
1.电阻元件的分类及参数。2.端电压的定义。应会:
1.全电路欧姆定律的内容及应用。
2.会用万用表测量电阻阻值,会电阻器的色标法读数方法。【学情分析】
电阻元件学生在初中接触较多,有一定的知识基础,掌握较容易。加上电阻元件的实物直观性强,所以借助实物、多媒体分析讲解、动手操作,增强学生的视觉感受,充分调动学生的学习积极性。
部分电路欧姆定律和全电路欧姆定律比较抽象,单纯从理论上讲解学生不易理解,选用直观的实物实验,让学生动手操作、总结,能变枯燥讲解为学生主动探究,激发学生的学习兴趣,突破教学难点。
【教学方法】
实验法、讲授法、练习法、讨论法 【教具资源】
带有电阻器的电路板、直流电源、固定电阻、可变电阻、导线若干、电压表 电流表、多媒体课件、万用表
【课时安排】 2学时(90分钟)【教学过程】
一、导入新课
复习上节课学习的查识重点是电流、电压、电位。通过介绍一个简单电路板,推出今天要学习的元件——电阻元件。激发学生的学习兴趣,集中学生的注意力。
二、讲授新课
教学环节1:电阻元件
(一)电阻
教师活动:在初中电阻知识基础上,讲解电阻的定义、单位、符号、在电路中的作用。学生活动:听课,讨论电阻的作用。
(二)常见电阻器
教师活动:实物演示各种不同的电阻对照实物讲解电阻分类。播放多媒体演示各种常见电阻元件及其特性。
学生活动: 观察各种不同电阻的外观,掌握的电阻的分类,总结电阻的不同用途。
(三)电阻的主要参数
教师活动: 实物演示色环电阻,借助多媒体投影色环电阻的参数和色环的读法。
学生活动: 观察色环电阻的外观,掌握的色环电阻的读法,会读不同色环电阻的阻值。
(四)用万用表测电阻器的阻值
教师活动:边演示边讲解用万用表测电阻器的阻值的步骤及注意事项。学生活动:分组使用万用表测电阻器的阻值,测量时要正确使用万用表,正确读数。
能力培养:培养学生的观察能力、总结能力、动手操作能力。教学环节2:欧姆定律
(一)部分电路的欧姆定律
教师活动:在复习初中欧姆定律的基础上,简单介绍欧姆定律。说明线性电阻、非线性电阻的区别。
学生活动:复习欧姆定律,分析U、R、I三者之间的关系。
(二)全电路的欧姆定律
教师活动:复习电路的组成,复习电压、电动势的物理意义,引出电源内阻定义,分析电路中能量的守恒,用多媒体说明闭合电路中电流的流动情况,分析得出全电路欧姆定律。
学生活动:听课,在教师引导下复习旧知识,得出新知识。
(三)端电压
教师活动:复习欧姆定律的基础上,进行公式变形,提出端电压的定义。按教材中演示实验,端电压的变化规律测试电路,根据电压表、电流表的示数变化,总结出端电压与电流的变化规律。为了更加形象理解二者之间的关系,可以适当补充负载的外特性曲线图。
学生活动:分析理解端电压的意义,观察实验现象,分组讨论端电压与电流的变化规律,在教师引导下各组讨论分析,解答例题1-2。
三、课堂小结
教师与学生一起回顾电阻的知识和两个欧姆定律。对重点知识如电阻色标法、电阻的测量、闭合电路欧姆定律、端电压的计算,可以以小组竞赛的方式进行巩固提问,强化学生理解记忆。
四、课堂练习
如图1.1所示电路,已知电池组的内电阻 r=1Ω,外电路电阻R=5Ω,电压表的示数U=3V,则电池组的电动势E应等于多少?
图1.1
五、课后作业 想想练练 【板书设计】
【教学后记】
第四篇:对电路中上下拉电阻作用的个人总结
对电路中上下拉电阻作用的个人总结
一、定义:
上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!下拉同理!
上拉是对器件注入电流,下拉是输出电流;弱强只是上拉电阻的阻值不同,没有什么严格区分;对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。
二、上下拉电阻作用:
1、提高电压准位:a.当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。b.OC门电路必须加上拉电阻,以提高输出的搞电平值。
2、加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
3、N/A pin防静电、防干扰:在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。同時管脚悬空就比较容易接受外界的电磁干扰。
4、电阻匹配,抑制反射波干扰:长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。
5、预设空间状态/缺省电位:在一些 CMOS 输入端接上或下拉电阻是为了预设缺省电位.当你不用这些引脚的时候, 这些输入端下拉接 0 或上拉接 1。在I2C总线等总线上,空闲时的状态是由上下拉电阻获得 6.提高芯片输入信号的噪声容限:输入端如果是高阻状态,或者高阻抗输入端处于悬空状态,此时需要加上拉或下拉,以免收到随机电平而影响电路工作。同样如果输出端处于被动状态,需要加上拉或下拉,如输出端仅仅是一个三极管的集电极。从而提高芯片输入信号的噪声容限增强抗干扰能力。{电源到元件间的叫上拉电阻,作用是平时使该脚为高电平
地到元件间的叫下拉电阻,作用是平时使该脚为低电平
上拉电阻和下拉电阻的范围由器件来定(我们一般用10K)+Vcc
+------+=上拉电阻
|+-----+ |元件| |+-----+
+------+=下拉电阻
-Gnd
一般来说上拉或下拉电阻的作用是增大电流,加强电路的驱动能力
比如说51的p1口
还有,p0口必须接上拉电阻才可以作为io口使用
上拉和下拉的区别是一个为拉电流,一个为灌电流
一般来说灌电流比拉电流要大
也就是灌电流驱动能力强一些}
三、上拉电阻阻值的选择原则包括:
1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。
2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑 以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理
四、原理:
上拉电阻实际上是集电极输出的负载电阻。不管是在开关应用和模拟放大,此电阻的选则都不是拍脑袋的。工作在线性范围就不多说了,在这里是讨论的是晶体管是开关应用,所以只谈开关方式。找个TTL器件的资料单独看末级就可以了,内部都有负载电阻根据不同驱动能力和速度要求这个电阻值不同,低功耗的电阻值大,速度快的电阻值小。但芯片制造商很难满足应用的需要不可能同种功能芯片做许多种,因此干脆不做这个负载电阻,改由使用者自己自由选择外接,所以就出现OC、OD输出的芯片。由于数字应用时晶体管工作在饱和和截止区,对负载电阻要求不高,电阻值小到只要不小到损坏末级晶体管就可以,大到输出上升时间满足设计要求就可,随便选一个都可以正常工作。但是一个电路设计是否优秀这些细节也是要考虑的。集电极输出的开关电路不管是开还是关对地始终是通的,晶体管导通时电流从负载电阻经导通的晶体管到地,截止时电流从负载电阻经负载的输入电阻到地,如果负载电阻选择小点功耗就会大,这在电池供电和要求功耗小的系统设计中是要尽量避免的,如果电阻选择大又会带来信号上升沿的延时,因为负载的输入电容在上升沿是通过无源的上拉电阻充电,电阻越大上升时间越长,下降沿是通过有源晶体管放电,时间取决于器件本身。因此设计者在选择上拉电阻值时,要根据系统实际情况在功耗和速度上兼顾。3.从IC(MOS工艺)的角度,分别就输入/输出引脚做一解释:
1.对芯片输入管脚, 若在系统板上悬空(未与任何输出脚或驱动相接)是比较危险的.因为此时很有可能输入管脚内部电容电荷累积使之达到中间电平(比如1.5V), 而使得输入缓冲器的PMOS管和NMOS管同时导通, 这样一来就在电源和地之间形成直接通路, 产生较大的漏电流, 时间一长就可能损坏芯片.并且因为处于中间电平会导致内部电路对其逻辑(0或1)判断混乱.接上上拉或下拉电阻后, 内部点容相应被充(放)电至高(低)电平, 内部缓冲器也只有NMOS(PMOS)管导通, 不会形成电源到地的直流通路.(至于防止静电造成损坏, 因芯片管脚设计中一般会加保护电路, 反而无此必要).2.对于输出管脚:
1)正常的输出管脚(push-pull型), 一般没有必要接上拉或下拉电阻.2)OD或OC(漏极开路或集电极开路)型管脚,这种类型的管脚需要外接上拉电阻实现线与功能(此时多个输出可直接相连.典型应用是: 系统板上多个芯片的INT(中断信号)输出直接相连, 再接上一上拉电阻, 然后输入MCU的INT引脚, 实现中断报警功能).其工作原理是:
在正常工作情况下, OD型管脚内部的NMOS管关闭, 对外部而言其处于高阻状态, 外接上拉电阻使输出位于高电平(无效中断状态);当有中断需求时, OD型管脚内部的NMOS管接通, 因其导通电阻远远小于上拉电阻, 使输出位于低电平(有效中断状态).针对MOS 电路上下拉电阻阻值以几十至几百K为宜.(注: 此回答未涉及TTL工艺的芯片, 也未曾考虑高频PCB设计时需考虑的阻抗匹配, 电磁干扰等效应.)1, 芯片引脚上注明的上拉或下拉电阻, 是指设计在芯片引脚内部的一个电阻或等效电阻.设计这个电阻的目的, 是为了当用户不需要用这个引脚的功能时, 不用外加元件, 就可以置这个引脚到缺省的状态.而不会使 CMOS 输入端悬空.使用时要注意如果这个缺省值不是你所要的, 你应该把这个输入端直接连到你需要的状态.2, 这个引脚如果是上拉的话, 可以用于 “线或” 逻辑.外接漏极开路或集电极开路输出的其他芯片.组成负逻辑或输入.如果是下拉的话, 可以组成正逻辑 “线或”, 但外接只能是 CMOS 的高电平漏极开路的芯片输出, 这是因为 CMOS 输出的高, 低电平分别由 PMOS 和 NMOS 的漏极给出电流, 可以作成 P 漏开路或 N 漏开路.而 TTL 的高电平由源极跟随器输出电流, 不适合 “线或”.3, TTL 到 CMOS 的驱动或反之, 原则上不建议用上下拉电阻来改变电平, 最好加电平转换电路.如果两边的电源都是 5 伏, 可以直接连但影响性能和稳定, 尤其是 CMOS 驱动 TTL 时.两边逻辑电平不同时, 一定要用电平转换.电源电压 3 伏或以下时, 建议不要用直连更不能用电阻拉电平.4, 芯片外加电阻由应用情况决定, 但是在逻辑电路中用电阻拉电平或改善驱动能力都是不可行的.需要改善驱动应加驱动电路.改变电平应加电平转换电路.包括长线接收都有专门的芯片.
第五篇:电压-电阻知识点总结
《电压 电阻》知识点归纳
一、电压
(一)电压的作用
1.电压是形成电流的原因:电压使电路中的自由电荷定向移动形成了电流。电源是提供电压的装置。
2.电路中获得持续电流的条件:①电路中有电源(也就是电路两端有电压);②电路是闭合的。
(二)电压的单位
1.国际单位:V 常用单位:kV、mV
换算关系:1Kv=1000V 1V=1000mV
2.记住一些电压值:一节干电池1.5V
一节蓄电池2V
家庭电压220V
安全电压不高于36V
(三)电压测量:
1.仪器:电压表,符号:
2.读数时,看清接线柱上标的量程,和分度值.3.使用规则:
①电压表要并联在电路中。
②电流从电压表的“正接线柱”流入,“负接线柱”流出。否则指针会反偏。
③被测电压不要超过电压表的最大量程。
④ 电压表可以直接连在电源两端,此时电压表测得是电源电压
危害:1.被测电压超过电压表的最大量程时,不仅测不出电压值,电压表的指针还会被打弯甚至烧坏电压表。
2.选择量程:实验室用电压表有两个量程,0~3V和0~15V。测量时,先选大量程,用开关试触,若被测电压小于3V则换用小的量程,若被测电压大于15V则换用更大量程的电压表。
4.串联电路电压的规律______________________________________________________________________________.并联电路电压的规律_______________________________________________________________________
(四)电流表、电压表的比较
(五)利用电流表、电压表判断电路故障
1.电流表示数正常而电压表无示数:
“电流表示数正常”表明主电路为通路,“电压表无示数”表明无电流通过电压表,则故障原因可能是:①电压表损坏;②电压表接触不良;③与电压表并联的用电器短路。
2.电压表有示数而电流表无示数
“电压表有示数”表明电路中有电流通过,“电流表无示数”说明没有或几乎没有电流流过电流表,则故障原因可能是:①电流表短路;②和电压表并联的用电器开路,此时电流表所在电路中串联了大电阻(电压表内阻)使电流太小,电流表无明显示数。
3.电流表电压表均无示数
“两表均无示数”表明无电流通过两表,除了两表同时短路外,最大的可能是主电路断路导致无电流。
二、电阻
(一)定义及符号 :电阻表示导体对电流阻碍作用的大小 符号:_______.(二)单位
1.国际单位:欧姆 2.常用单位:千欧、兆欧。
3.换算: ______________________________
4.了解一些电阻值:手电筒的小灯泡,灯丝的电阻为几欧到十几欧。日常用的白炽灯,灯丝的电阻为几百欧到几千欧。实验室用的铜线,电阻小于百分之几欧。电流表的内阻为零点几欧。电压表的内阻为几千欧左右。
(三)影响因素
1.实验原理:在电压不变的情况下,通过电流的变化来研究导体电阻的变化。(也就是用串联在电路中小灯泡亮度的变化来研究导体电阻的变化)
2.实验方法:控制变量法。
3.结论:导体的电阻是导体本身的一种性质,它的大小决定于导体的 , ,.还与_______有关。
4.结论理解:
⑴导体电阻的大小由导体本身的材料、长度、横截面积决定。与是否接入电路、与外加电压及通过电流大小等外界因素均无关(也就是与电压、电流无关),所以导体的电阻是导体本身的一种性质。
(四)分类
1.定值电阻:电路符号:
2.变阻器:电路符号
。(阻值大小保持不变的电阻)。
⑴滑动变阻器: 结构示意图:
变阻原理:通过改变连入电路中的电阻丝的长度来改变电阻的大小,从而改变电路中电流的大小。
使用方法:① 根据铭牌选择合适的滑动变阻器;②串联在控制电路中;③接法:“一上一下”;④接入电路前应将电阻调到最大。
铭牌:某滑动变阻器标有“50Ω 1.5A”字样,50Ω表示滑动变阻器的最大阻值为50Ω或变阻范围为0~50Ω。1.5A表示滑动变阻器允许通过的最大电流为1.5A.
作用:①通过改变电路中的电阻,逐渐改变电路中的电流和部分电路两端的电压;②保护电路。