第一篇:数电概念总结
以PPT内容、例题、课本课后题为主。
数电部分概念总结
第一章
1.数制的表示方法以及相互之间的转换:十进制数、二进制数、八进制数和十六进制数 2.码制
(1)n位有符号二进制数的编码——正数编码的符号位为0、负数编码的符号位为1。
正数的原码、反码、补码相同。
负数原码的数值位等于二进制真值的绝对值。
负数反码的数值位为二进制真值的绝对值各位取反;
负数补码的数值位为二进制真值的绝对值各位取反后加1。
(2)二——十进制编码——BCD码是用四位二进制码对十进制数符编码,分为8421BCD、5421BCD、2421BCD等有权码和余三BCD、格雷BCD等无权码。
有权BCD码的码符权值叠加后等于其代表的十进制数符值,无权BCD码的码符没有权值意义。
十进制数用BCD码表示时,各码组的位权仍为10的n次幂,例如,个位组码的位权0为
10、十位组码的位权为1 01、百位组码的位权为102、„„。
(3)可靠性代码具有易于交错的编码规则——格雷码相邻码组只有一位码符不同,奇偶校验码的校验位反映了信息位中1符个数的奇偶性(校验位与信息位中1符的总个数为奇或偶)。
第二章
1. 逻辑函数的基本概念和表示方法(真值表、逻辑式、逻辑图、波形图)。2. 逻辑代数的基本定律(德•摩根定律)和常用公式。3. 逻辑代数的对偶规则、反演规则、代入规则。
4. 逻辑函数的标准与或表达式(包含函数所有变量的与项)和最小项和式∑mi。5.一般与或表达式可以通过对与项乘互补缺失变量之和构成最小项表达式。
6.逻辑函数的最简与或表达式是与项最少、与项中变量最少的函数式;最简或与表达式是或项最少、或项中变量最少的函数式。8.逻辑函数的化简(1)公式法化简。(2)卡诺图法化简。
(3)具有无关项di的逻辑函数表达式及其化简。
第三章
1.TTL逻辑门电路的输入级和输出级都采用三极管。TTL电路的速度高,输出级采用推挽形式,带负载能力强,速度快。
2.CMOS逻辑门是用成对沟道互补(N、P)、开启电压绝对值相同的MOS管组成逻辑门电路。CMOS电路的工作电源范围宽,静态功耗极小、输出摆幅大,抗干扰能力强。
3.OC(集电极开路)或OD(漏极开路)逻辑门的输出为低电平或高阻状态。OC(OD)逻辑门可以互相连接并接上拉电阻后实现“线与”功能(并接后的输出函数等于各OC(OD)逻辑门的输出函数相与)。
4.三态(TSL)逻辑门具有输出使能控制,使电路的输出有高电平、低电平、高阻三种状态,要构成双向数据总线必须采用三态门。
5.当三态门的使能无效时,输出为高阻状态;当三态门的使能有效时,输出与输入满足逻辑门的运算功能。当三态门输出并接时,任意时刻只能有一个三态门的使能有效。6.传输门是控制模拟信号的开关器件,从多路模拟信号中选择一路信号必须采用传输门;而从多路数字信号中选择一路信号可以采用数据选择器、三态门或传输门。
第四章
1. 组合逻辑电路的输出只受当前的输入信号控制,与电路原来的状态无关,电路中没有反馈通路,不含记忆元件。典型组合逻辑功能电路有编码器、译码器、数据选择器、数字比较器、并行多位.加法器、只读存储器等。
2. 编码器的逻辑功能是将N个电平信号编程对应的n位二进制码,其中N≤2n。
3.3线-8线译码器74LS138输入3位二进制码,输出8个表示不同输入码组的低电平有效的信号。当使能有效时,3线-8线译码器的输出是输入码变量全部最小项的反函数。
4.七段显示译码器输入4位二进制代码,输出7个控制数码显示管段极的信号。正常显示时,共阴显示管的公共极接低电位,段极信号高电平有效;共阳显示管的公共极接高电位,段极信号低电平有效。
5.数据选择器的逻辑功能是根据n位选择码的状态从2n个数据输入中选择一个到输出。如4选1数据选择器74LS153、8选1数据选择器74LS151。
6.当多位数二进制数相加时,每一位的加运算不仅需要考虑本位的两个加数,还要考虑低位的进位,称为“全加”运算。全加器实现的是三个一位的二进制数加法运算,输出一位二进制运算和以及向高位的进位信号。
7.数值比较器7485的功能是对输入的两组4位的二进制数A(A3~A0)和B(B3~B0)进行比较,用三个高电平有效的开关量A>B、Ab,a
8.逻辑函数式中的互补变量是存在竞争条件的变量,该变量变化时可能产生冒险现象。消除竞争冒险的方法有加选通信号、修改逻辑设计增加冗余项、加滤波电容。
第五章
1.双稳态触发器是时序逻辑电路的基本元件。根据激励功能分为 RS、D、JK、T和T’触发器。触发器的触发方式分为直接触发、电平触发和边沿触发。直接触发的触发器状态变化只受激励信号控制;电平触发的触发器在使能电平有效时状态随激励功能改变;边沿触发的触发器在CP脉冲信号的有效边沿时状态随激励功能改变。
2.触发器的特性方程描述了触发条件满足时次态与激励、现态的逻辑关系。
D触发器的特性方程Qn+1=D,JK触发器的特性方程Qn1JQnKQn,T触发器的特性方程Qn1TQn。
第六章
1.时序逻辑电路的输出不仅与当前的输入有关,还与其原来的输出状态有关,具有记忆功能。电路含有记忆元件(双稳态触发器),电路中有反馈路径。时序逻辑典型功能电路寄存器、锁存器、计数器、静态随机存储器等。
2.时序逻辑电路根据电路中触发器的时钟控制方式分为同步和异步两种。同步时序电路中所有触发器由同一时钟信号控制,触发器的状态变化是同时进行的。异步时序电路中至少有一个触发器的时钟信号源与其他触发器不同,各触发器的次态是在其自身的时钟控制有效时才会产生,电路的状态变化不同步。3.从电路输出的控制方式分类,时序逻辑电路可分为米利(Mealy)型时序电路和莫尔(Moore)型时序电路。米利型时序逻辑电路的输出是触发器状态和外部输入控制的组合逻辑函数;莫尔型时序逻辑电路的输出仅受触发器状态控制,与外部输入无关。
4.计数器在数字系统中可以实现计数、状态机、信号分频、定时、延时等功能,移位寄存器在数字系统中可以实现移存型计数、状态机、信号传输方式转换等功能。
5.集成计数器可以利用输出状态控制反馈清零或反馈置数来减少有效状态数。当计数器的清零或预置控制为异步方式时,产生控制信号的状态为无效状态;当计数器的清零或预置控制方式为同步方式(CP脉冲必须同时有效)时,产生控制信号的状态为有效效态。6.集成计数器可以通过级联使有效状态数增加(级联计数器的模相乘)。
7.移存型计数器的状态码周期性循环变化,并且具有移位特性。移位寄存器采用输出状态控制串行输入可以实现移存型计数器。
第七章
1.多谐振荡器没有稳定状态,输出自动在“0”和“1”两个暂稳态间切换,能够产生频率一定的矩形脉冲信号。
2.施密特触发器的输入可以是模拟信号,输出是具有两个稳定状态的数字信号。在输入信号上升达到上触发电平UT+时或下降达到下触发电平UT-时,输出电平翻转。施密特触发器能够对输入信号幅度进行整形。
3. 单稳态触发器只有一个稳定状态。在输入信号激励下,输出进入暂稳态,然后自动回到稳态,从而产生宽度恒定的脉冲信号,单稳态触发器可以对输入信号的宽度进行整形或实现延时、定时功能。
4. 555定时器有两个模拟量的输入,一个开关量输出和一个放电管的OC输出。两个输入分别和两个参考电平U+、U-比较。当两个输入都高于其比较电平时,输出为低电平、放电管导通;当两个输入都低于其比较电平时,输出为高电平、放电管截止;当输入信号的幅度都在两个参考电平之间时,输出保持原状态。
5. 555定时器的参考电平U+=0.5U-。U+可以通过555定时器的CON端(5脚)外加电压控制,当CON端(5脚)不加控制电压时,U+等于三分之二的电源电压值。
6. 可重复触发的单稳态触发器在电路处于暂稳态时,新的触发脉冲可以使暂稳态过程重新开始,输出脉冲的宽度可以由触发信号控制无限延长。在输入脉冲周期小于电路的暂稳态时间时,电路不能回到稳态。
第八章
1. 随机存储器RAM能够随时在存储器任意指定的单元中存、取信息,但系统断电后存储信息丢失。只读存储器ROM在系统运行中ROM只能读出指定单元中的信息但不能修改信息,系统断电存储器的信息不会丢失。
2. 存储器的地址码位数n决定了存储器所含的存储单元的个数N(N =2 n),即存储器的字数。存储器数据线的位数m决定了存储器的字长。存储器含有的存储元总数称为存储容量M,M = N× m(容量等于字数乘以字长)。
3. 当存储系统的信息字数或字长超过所选存储器的的字数或字长时需要扩展。扩展需要的存储器数量=扩展后的总存储容量÷单片存储器容量。
第九章
1. R-2R倒T形电阻网络D/A转换器的输出电压范围与参考电压的幅值有关,转换分辨率取决于输入数字码的位数。
2. 数模转换器输出的模拟电压Uo与输入的数字值ND成正比,Uo=NDULSB;其中分辨电压ULSBUref2n,Uref是参考基准电压。3.模数转换器的输出数字值NDui,根据量化方式不同ND的取值可以去零留整或四ULSB舍五入,转换误差ε≈ui-NDULSB。模数转换器的最大输入电压uimax=ULSB(2n-1),ULSB(2n1)Uref2nUref.4. 并行ADC的转换速度最快,但分辨率提高时器件成本剧增。逐位逼近ADC的性价比高,分辨率较高,转换速度较快。双积分ADC的分辨率可以很高,抗周期性干扰能力强,转换速度最低。
参考习题:
1.2、1.3、1.6、1.7、1.9、2.3、2.4、2.5、2.6、2.12、3.5、3.8、3.13、4.4、4.9、4.10、4.12、5.2、5.3、5.13、6.11、6.17、6.26、6.29、7.5、7.10、8.4、8.5、9.10、9.13、9.14、9.21
第二篇:数电部分概念总结
数电部分概念总结
第一章
1.数制的表示方法以及相互之间的转换:十进制数、二进制数、八进制数和十六进制数
2.码制
(1)n位有符号二进制数的编码——正数编码的符号位为0、负数编码的符号位为1。
正数的原码、反码、补码相同。
负数原码的数值位等于二进制真值的绝对值。
负数反码的数值位为二进制真值的绝对值各位取反;
负数补码的数值位为二进制真值的绝对值各位取反后加1。
(2)二——十进制编码——BCD码是用四位二进制码对十进制数符编码,分为8421BCD、5421BCD、2421BCD等有权码和余三BCD、格雷BCD等无权码。
有权BCD码的码符权值叠加后等于其代表的十进制数符值,无权BCD码的码符没有权值意义。
十进制数用BCD码表示时,各码组的位权仍为10的n次幂,例如,个位组码的位权为100、十位组码的位权为101、百位组码的位权为102、……。
(3)可靠性代码具有易于交错的编码规则——格雷码相邻码组只有一位码符不同,奇偶校验码的校验位反映了信息位中1符个数的奇偶性(校验位与信息位中1符的总个数为奇或偶)。
第二章
1.逻辑函数的基本概念和表示方法(真值表、逻辑式、逻辑图、波形图)。
2.逻辑代数的基本定律(德•摩根定律)和常用公式。
3.逻辑代数的对偶规则、反演规则、代入规则。
4.逻辑函数的标准与或表达式(包含函数所有变量的与项)和最小项和式∑mi。
5.一般与或表达式可以通过对与项乘互补缺失变量之和构成最小项表达式。
6.逻辑函数的最简与或表达式是与项最少、与项中变量最少的函数式;最简或与表达式是或项最少、或项中变量最少的函数式。
8.逻辑函数的化简
(1)公式法化简。
(2)卡诺图法化简。
(3)具有无关项di的逻辑函数表达式及其化简。
第三章
1.TTL逻辑门电路的输入级和输出级都采用三极管。TTL电路的速度高,输出级采用推挽形式,带负载能力强,速度快。
2.CMOS逻辑门是用成对沟道互补(N、P)、开启电压绝对值相同的MOS管组成逻辑门电路。CMOS电路的工作电源范围宽,静态功耗极小、输出摆幅大,抗干扰能力强。
3.OC(集电极开路)或OD(漏极开路)逻辑门的输出为低电平或高阻状态。OC(OD)逻辑门可以互相连接并接上拉电阻后实现“线与”功能(并接后的输出函数等于各OC(OD)逻辑门的输出函数相与)。
4.三态(TSL)逻辑门具有输出使能控制,使电路的输出有高电平、低电平、高阻三种状态,要构成双向数据总线必须采用三态门。
5.当三态门的使能无效时,输出为高阻状态;当三态门的使能有效时,输出与输入满足逻辑门的运算功能。当三态门输出并接时,任意时刻只能有一个三态门的使能有效。
6.传输门是控制模拟信号的开关器件,从多路模拟信号中选择一路信号必须采用传输门;而从多路数字信号中选择一路信号可以采用数据选择器、三态门或传输门。
第四章
1.组合逻辑电路的输出只受当前的输入信号控制,与电路原来的状态无关,电路中没有反馈通路,不含记忆元件。典型组合逻辑功能电路有编码器、译码器、数据选择器、数字比较器、并行多位.加法器、只读存储器等。
2.编码器的逻辑功能是将N个电平信号编程对应的n位二进制码,其中N≤2n。
3.3线-8线译码器74LS138输入3位二进制码,输出8个表示不同输入码组的低电平有效的信号。当使能有效时,3线-8线译码器的输出是输入码变量全部最小项的反函数。
4.七段显示译码器输入4位二进制代码,输出7个控制数码显示管段极的信号。正常显示时,共阴显示管的公共极接低电位,段极信号高电平有效;共阳显示管的公共极接高电位,段极信号低电平有效。
5.数据选择器的逻辑功能是根据n位选择码的状态从2n个数据输入中选择一个到输出。如4选1数据选择器74LS153、8选1数据选择器74LS151。
6.当多位数二进制数相加时,每一位的加运算不仅需要考虑本位的两个加数,还要考虑低位的进位,称为“全加”运算。全加器实现的是三个一位的二进制数加法运算,输出一位二进制运算和以及向高位的进位信号。
7.数值比较器7485的功能是对输入的两组4位的二进制数A(A3~A0)和B(B3~B0)进行比较,用三个高电平有效的开关量A>B、Ab,a
8.逻辑函数式中的互补变量是存在竞争条件的变量,该变量变化时可能产生冒险现象。消除竞争冒险的方法有加选通信号、修改逻辑设计增加冗余项、加滤波电容。
第五章
1.双稳态触发器是时序逻辑电路的基本元件。根据激励功能分为
RS、D、JK、T和T’触发器。触发器的触发方式分为直接触发、电平触发和边沿触发。直接触发的触发器状态变化只受激励信号控制;电平触发的触发器在使能电平有效时状态随激励功能改变;边沿触发的触发器在CP脉冲信号的有效边沿时状态随激励功能改变。
2.触发器的特性方程描述了触发条件满足时次态与激励、现态的逻辑关系。
D触发器的特性方程Qn+1=D,JK触发器的特性方程,T触发器的特性方程。
第六章
1.时序逻辑电路的输出不仅与当前的输入有关,还与其原来的输出状态有关,具有记忆功能。电路含有记忆元件(双稳态触发器),电路中有反馈路径。时序逻辑典型功能电路寄存器、锁存器、计数器、静态随机存储器等。
2.时序逻辑电路根据电路中触发器的时钟控制方式分为同步和异步两种。同步时序电路中所有触发器由同一时钟信号控制,触发器的状态变化是同时进行的。异步时序电路中至少有一个触发器的时钟信号源与其他触发器不同,各触发器的次态是在其自身的时钟控制有效时才会产生,电路的状态变化不同步。
3.从电路输出的控制方式分类,时序逻辑电路可分为米利(Mealy)型时序电路和莫尔(Moore)型时序电路。米利型时序逻辑电路的输出是触发器状态和外部输入控制的组合逻辑函数;莫尔型时序逻辑电路的输出仅受触发器状态控制,与外部输入无关。
4.计数器在数字系统中可以实现计数、状态机、信号分频、定时、延时等功能,移位寄存器在数字系统中可以实现移存型计数、状态机、信号传输方式转换等功能。
5.集成计数器可以利用输出状态控制反馈清零或反馈置数来减少有效状态数。当计数器的清零或预置控制为异步方式时,产生控制信号的状态为无效状态;当计数器的清零或预置控制方式为同步方式(CP脉冲必须同时有效)时,产生控制信号的状态为有效效态。
6.集成计数器可以通过级联使有效状态数增加(级联计数器的模相乘)。
7.移存型计数器的状态码周期性循环变化,并且具有移位特性。移位寄存器采用输出状态控制串行输入可以实现移存型计数器。
第七章
1.多谐振荡器没有稳定状态,输出自动在“0”和“1”两个暂稳态间切换,能够产生频率一定的矩形脉冲信号。
2.施密特触发器的输入可以是模拟信号,输出是具有两个稳定状态的数字信号。在输入信号上升达到上触发电平UT+时或下降达到下触发电平UT-时,输出电平翻转。施密特触发器能够对输入信号幅度进行整形。
3.单稳态触发器只有一个稳定状态。在输入信号激励下,输出进入暂稳态,然后自动回到稳态,从而产生宽度恒定的脉冲信号,单稳态触发器可以对输入信号的宽度进行整形或实现延时、定时功能。
4.555定时器有两个模拟量的输入,一个开关量输出和一个放电管的OC输出。两个输入分别和两个参考电平U+、U-比较。当两个输入都高于其比较电平时,输出为低电平、放电管导通;当两个输入都低于其比较电平时,输出为高电平、放电管截止;当输入信号的幅度都在两个参考电平之间时,输出保持原状态。
5.555定时器的参考电平U+=0.5U-。U+可以通过555定时器的CON端(5脚)外加电压控制,当CON端(5脚)不加控制电压时,U+等于三分之二的电源电压值。
6.可重复触发的单稳态触发器在电路处于暂稳态时,新的触发脉冲可以使暂稳态过程重新开始,输出脉冲的宽度可以由触发信号控制无限延长。在输入脉冲周期小于电路的暂稳态时间时,电路不能回到稳态。
第八章
1.随机存储器RAM能够随时在存储器任意指定的单元中存、取信息,但系统断电后存储信息丢失。只读存储器ROM在系统运行中ROM只能读出指定单元中的信息但不能修改信息,系统断电存储器的信息不会丢失。
2.存储器的地址码位数n决定了存储器所含的存储单元的个数N(N
=2
n),即存储器的字数。存储器数据线的位数m决定了存储器的字长。存储器含有的存储元总数称为存储容量M,M
=
N×
m(容量等于字数乘以字长)。
3.当存储系统的信息字数或字长超过所选存储器的的字数或字长时需要扩展。扩展需要的存储器数量=扩展后的总存储容量÷单片存储器容量。
第九章
1.R-2R倒T形电阻网络D/A转换器的输出电压范围与参考电压的幅值有关,转换分辨率取决于输入数字码的位数。
2.数模转换器输出的模拟电压Uo与输入的数字值ND成正比,Uo=NDULSB;其中分辨电压,Uref是参考基准电压。
3.模数转换器的输出数字值ND,根据量化方式不同ND的取值可以去零留整或四舍五入,转换误差ε≈ui-NDULSB。模数转换器的最大输入电压uimax=ULSB(2n-1),ULSB.4.
并行ADC的转换速度最快,但分辨率提高时器件成本剧增。逐位逼近ADC的性价比高,分辨率较高,转换速度较快。双积分ADC的分辨率可以很高,抗周期性干扰能力强,转换速度最低。
参考习题:
1.2、1.3、1.6、1.7、1.9、2.3、2.4、2.5、2.6、2.12、3.5、3.8、3.13、4.4、4.9、4.10、4.12、5.2、5.3、5.13、6.11、6.17、6.26、6.29、7.5、7.10、8.4、8.5、9.10、9.13、9.14、9.21
第三篇:东华大学2014数电部分概念总结专题
以PPT内容、例题、课本课后题为主。
数电部分概念总结
第一章
1.数制的表示方法以及相互之间的转换:十进制数、二进制数、八进制数和十六进制数
2.码制
(1)n位有符号二进制数的编码——正数编码的符号位为0、负数编码的符号位为1。正数的原码、反码、补码相同。
负数原码的数值位等于二进制真值的绝对值。
负数反码的数值位为二进制真值的绝对值各位取反;
负数补码的数值位为二进制真值的绝对值各位取反后加1。
(2)二——十进制编码——BCD码是用四位二进制码对十进制数符编码,分为8421BCD、5421BCD、2421BCD等有权码和余三BCD、格雷BCD等无权码。
有权BCD码的码符权值叠加后等于其代表的十进制数符值,无权BCD码的码符没有权值意义。
十进制数用BCD码表示时,各码组的位权仍为10的n次幂,例如,个位组码的位权0为
10、十位组码的位权为1 01、百位组码的位权为102、„„。
(3)可靠性代码具有易于交错的编码规则——格雷码相邻码组只有一位码符不同,奇偶校验码的校验位反映了信息位中1符个数的奇偶性(校验位与信息位中1符的总个数为奇或偶)。
第二章
1. 逻辑函数的基本概念和表示方法(真值表、逻辑式、逻辑图、波形图)。
2. 逻辑代数的基本定律(德•摩根定律)和常用公式。
3. 逻辑代数的对偶规则、反演规则、代入规则。
4. 逻辑函数的最小项(包含函数所有变量的与项)及其对应的编号mi。
5. 逻辑函数的两种标准形式是标准与或表达式和标准或与表达式。
(1)最小项表达式—标准与或式及最小项和式(用编号表示)。
(2)最大项表达式—标准或与式及最大项积式(用编号表示)
(3)函数最小项和式的编号与其最大项积式的编号互补;
6.一般与或表达式可以通过对与项乘互补缺失变量之和构成最小项表达式。
7.逻辑函数的最简与或表达式是与项最少、与项中变量最少的函数式;最简或与表达式是或项最少、或项中变量最少的函数式。
8.逻辑函数的化简
(1)公式法化简。
(2)卡诺图法化简。
(3)具有无关项的逻辑函数表达式及其化简。
与或表达式及或与表达式表示的逻辑函数的无关项(约束条件)用逻辑等式表示。
第三章
1.TTL逻辑门电路的输入级和输出级都采用三极管。TTL电路的速度高,输出级采用推挽形式,带负载能力强。
2.CMOS逻辑门是用成对沟道互补(N、P)、开启电压绝对值相同的MOS管组成逻辑门电路。CMOS电路的工作电源范围宽,静态功耗极小、输出摆幅大,抗干扰能力强。
3.OC(集电极开路)门可以互相连接并接上拉电阻后实现“线与”功能(并接后的输出函数等于各OC逻辑门的输出函数相与)。
4.三态(TSL)逻辑门具有输入使能控制,使电路的输出有高电平、低电平、高阻三种状
态。
5.当三态门的使能无效时,输出为高阻状态;当三态门的使能有效时,输出与输入满足逻辑门的运算功能。当三态门输出并接时,任意时刻只能有一个三态门的使能有效。
6.传输门是控制模拟信号的开关器件,从多路模拟信号中选择一路信号必须采用传输门;而从多路数字信号中选择一路信号可以采用数据选择器、三态门或传输门。
7.TTL的主要参数。开门电压UON(输入高电平的最小值UiHmin)的典型值为2V,关门电压UOFF(输入低电平的最大值UiLmax)的典型值为0.8V。输入端实现高电平的最小接地电阻RON的典型值为2kΩ,实现低电平的最大接地电阻ROFF的典型值为800Ω.第四章
1. 组合逻辑电路的输出只受当前的输入信号控制,与电路原来的状态无关,电路中没有反
馈通路,不含记忆元件。典型组合逻辑功能电路有编码器、译码器、数据选择器、数字比较器、并行多位.加法器、只读存储器等。
2. 8线-3线优先编码器(74LS148)输入8个低电平有效的信号,输出优先级别最高的有
效输入信号的3位二进制反码。
3.3线-8线译码器74LS138输入3位二进制码,输出8个表示不同输入码组的低电平有效的信号。当使能有效时,3线-8线译码器的输出是输入码变量全部最小项的反函数。采用逻辑门综合74LS138的输出可以实现3变量的组合逻辑函数。
4.七段显示译码器输入4位二进制代码,输出7个控制数码显示管段极的信号。正常显示时,共阴显示器的公共极接低电位,段极信号高电平有效;共阳显示器的公共极接高电位,段极信号低电平有效。
5.数据选择器的逻辑功能是根据n位选择码的状态从2n个数据输入中选择一个到输出。如4选1数据选择器74LS153、8选1数据选择器74LS151。
6.当多位数二进制数相加时,每一位的加运算不仅需要考虑本位的两个加数,还要考虑低位的进位,称为“全加”运算。全加器实现的是三个一位的二进制数加法运算,输出一位二进制运算和以及向高位的进位信号。
7.集成四位加法器74283输入两组4位的二进制数A(A4~A1)和B(B4~B1)及最低位的进位C0,输出A加B加C0的和进位最高位的进位。
7.数值比较器7485的功能是对输入的两组4位的二进制数A(A3~A0)和B(B3~B0)进行比较,用三个高电平有效的开关量A>B、Ab,a
8.逻辑函数式中的互补变量是存在竞争条件的变量,该变量变化时可能产生冒险现象。消除竞争冒险的方法有加选通信号、修改逻辑设计增加冗余项、加滤波电容。
第五章
1.双稳态触发器是时序逻辑电路的基本元件。根据激励功能分为 RS、D、JK、T和T’触发器。触发器的触发方式分为直接触发、电平触发和边沿触发。直接触发的触发器状态变化只受激励信号控制;电平触发的触发器在使能电平有效时状态随激励功能改变;边沿触发的触发器在CP脉冲信号的有效边沿时状态随激励功能改变。
2.触发器的特性方程描述了触发条件满足时次态与激励、现态的逻辑关系。
D触发器的特性方程Qn+1=D,JK触发器的特性方程Qn1JQnn,T触发器的特性方程Qn1TQn。
3.计数型触发器的次态方程Qn1n,计数型触发器具有二分频功能,即输出Q的频率是CP频率的一半。
4.主从JK触发器的一次性变化问题是指在时钟信号为高电平期间主触发器状态只能改变一次。
第六章
1.时序逻辑电路的输出不仅与当前的输入有关,还与其原来的输出状态有关,具有记忆功能。电路含有记忆元件(双稳态触发器),电路中有反馈路径。时序逻辑典型功能电路寄存器、锁存器、计数器、静态随机存储器等。
2.时序逻辑电路根据电路中触发器的时钟控制方式分为同步和异步两种。同步时序电路中所有触发器由同一时钟信号控制,触发器的状态变化是同时进行的。异步时序电路中至少有一个触发器的时钟信号源与其他触发器不同,各触发器的次态是在其自身的时钟控制有效时才会产生,电路的状态变化不同步。
3.从电路输出的控制方式分类,时序逻辑电路可分为米利(Mealy)型时序电路和莫尔(Moore)型时序电路。米利型时序逻辑电路的输出是触发器状态和外部输入控制的组合逻辑函数;莫尔型时序逻辑电路的输出仅受触发器状态控制,与外部输入无关。
4.计数器在数字系统中可以实现计数、状态机、信号分频、定时、延时等功能,移位寄存器在数字系统中可以实现移存型计数、状态机、信号传输方式转换等功能。
5.集成计数器可以利用输出状态控制反馈清零或反馈置数来减少有效状态数。当计数器的清零或预置控制为异步方式时,产生控制信号的状态为无效状态;当计数器的清零或预置控制方式为同步方式(CP脉冲必须同时有效)时,产生控制信号的状态为有效效态。
6.集成计数器可以通过级联使有效状态数增加(级联计数器的模相乘)。
7.移存型计数器的状态码周期性循环变化,并且具有移位特性。移位寄存器采用输出状态控制串行输入可以实现移存型计数器。
第七章
1.多谐振荡器没有稳态,能够自动产生频率一定的矩形脉冲信号。
2.施密特触发器的输入可以是模拟信号,输出是数字信号。在输入信号上升达到上触发电平U+时或下降达到下触发电平U-时,输出电平翻转。施密特触发器能够对输入信号进行幅度整形。
3. 单稳态触发器在输入信号激励下,输出宽度恒定的脉冲信号,可以对输入信号进行宽度
整形或实现延时或定时功能。
4. 555定时器有两个模拟量的输入,一个开关量输出和一个放电管的OC输出。两个输入
分别和两个参考电平U+、U-比较。当两个输入都高于其比较电平时,输出为低电平、放电管导通;当两个输入都低于其比较电平时,输出为高电平、放电管截止;当输入信号的幅度都在两个参考电平之间时,输出保持原状态。
5. 555定时器的参考电平U-=0.5U+。U+可以通过555定时器的CON端(5脚)外加电压
控制,当CON端(5脚)不加控制电压时,U+等于三分之二的电源电压值。
6. 555定时器构成的单稳态触发器不可重复触发,当电路处于暂稳态时,新输入的触发脉
冲无效。
7. 可重复触发的单稳态触发器在电路处于暂稳态时,新的触发脉冲可以使暂稳态过程重新
开始,输出脉冲的宽度可以由触发信号控制无限延长。在输入脉冲周期小于电路的暂稳态时间时,电路不能回到稳态。
第八章
1. 随机存储器RAM采用触发器或电容存储信息,当系统运行时,RAM能够随时在存储器
任意指定的单元中存、取信息,但系统断电后存储信息丢失。
2. 只读存储器ROM采用可编程或阵列存储信息,系统断电存储器的信息不会丢失。在系
统运行中ROM只能读出指定单元中的信息但不能修改信息。
3. 存储器的地址码位数n决定了存储器所含的存储单元的个数N(N =2 n),即存储器的字数。存储器数据线的位数m决定了存储器的字长。存储器含有的存储元总数称为存储容量M,M = N× m(容量等于字数乘以字长)。
4. 当存储系统的信息字数或字长超过所选存储器的的字数或字长时需要扩展。扩展需要的存储器数量=扩展后的总存储容量÷单片存储器容量。
5.只读存储器ROM的电路结构是固定的与阵列和可编程的或阵列。ROM的输入是地址码,输出地址码寻访字单元的存储信息(数据)。
6.当ROM的地址端输入函数变量时,每条字选线是函数变量的一个最小项。通过对或阵列的编程,每个数据输出是一个组合逻辑函数的最小项表达式。
第九章
1. 权电阻解码网络构成的DAC电路,输出的模拟电压Uo与输入的数字值Dn-1„D0之间的关系表达式,模拟电压Uo的输出范围。
2. R-2R倒T形电阻网络D/A转换器的输出电压范围与参考电压的幅值有关,转换分辨率
取决于输入数字码的位数。
3. 数模转换器输出的模拟电压Uo与输入的数字值ND成正比,Uo=NDULSB;其中分辨电压ULSBUref
2n,Uref是参考基准电压。
4. 集成DAC芯片AD7520的应用。
4.模数转换器的输出数字值ND
电压Uimax=(2n-1)ULSB(2n1)Ui,转换误差ε≈Ui-NDULSB。模数转换器的最大输入ULSBUref
2nUref.5. 并行ADC的转换速度最快,但分辨率提高时器件成本剧增。逐位逼近ADC的性价比高,分辨率较高,转换速度较快。双积分ADC的分辨率可以很高,抗周期性干扰能力强,转换速度最低。
6.分辨率和转换速率是模数转换器和数模转换器的两个主要技术指标。
第十章
1.可编程器件中与或阵列对的表示方法。
参考习题:
1.2、1.3、1.6、1.7、1.9、2.3(3)(4)、2.4、2.5(4)(5)(6)、2.6
(4)、2.12(5)、3.5、3.8、3.13、4.4、4.9、4.10、4.12、4.17、5.2、5.3、5.13、6.9、6.12、6.17、6.23(C)、6.29、6.33、6.34、7.5、7.10、7.13、8.4、8.5、9.1、9.9、9.10、9.15、9.21
第四篇:数电总结
时间过的真快,转眼十三周的数电课已经结束,但是对于我们每个人来说各自的收获是不同的。对于我来说数电依然是那样的熟悉又陌生,也许是平时学习不够认真基本知识学的不够扎实,再也许是平时对数电看的较少、花费的精力不够,所以才会有这种云里雾里的感觉吧!考试很快就要到啦,所以我们要抓起书本好好地复习,不仅仅是为了考试更是为了巩固所学习的知识,为以后的专业课学习打下坚实的基„„同时通过本学期的学习我对数电也有了一定的了解。
首先,《数字电路》课程是电子信息与电气工程系的专业基础课程及相关专业必修的一门专业技术基础课,是电学类学生知识结构的重要组成部分,它主要研究各种半导体的性能、电路及其应用的科学。在人才培养中起着十分重要的作用。《数字电路》课程又是一门实践性极强的课程,其先修课程《电路分析基础》和《模拟电路》,为数字电路的学习提供了引导性的背景知识;同时数字电路的学习也为后续课程后续课程:《微机原理》、《EDA技术》、《单片机》等的学习打下基础,并以此为平台展开学习。
该课程不但要求我们熟练地掌握理论知识,同时对动手能力、实践能力和系统设计能力有较高的要求,为后续的课程的学习打下基础,同时为以后走上工作岗位打下基础。我们想要学好本门课程,仅仅做到:“课堂紧跟教师、积极思考、学会逻辑思维、学会归纳和总结的方法,能够做到举一反三,并且课后多做练习,巩固做学的知识,达到熟练掌握一般数字电路的分析方法和设计方法;熟悉各类常用的数字集成电路的特性和原理,掌握其典型应用。”是不够的,我们还要在课外时间花费大量时间去图书馆、互联网、阅览室等查询我们用到的资料,同时也要多多和老师沟通互动以便更好的掌握、利用数字电子器件实现要求的电路功能,并熟悉新型数字电子器件、产品的工程应用。并且为以后的专业课程的学习打下良好的基础。验证性的实验课程同时与数电的学习相辅相成,所以我有必要上好每次实验课,认真记录数据,分析试验过程中遇到的现象,学会分析问题、解决问题的方法。这样对于我们数电的课学习将大有裨益。
在学习的过程中遇到问题是在所难免的,最初的时候听到数电是从高年级的学长那里听来的,他们口中的数电是简单的,到我们真正自己接触到的时候发现:“开始的时候数电的确不难因为我们学过C语言,开始的数制是我们学习过的课程,可是到了后来的说触发器、编码器、译码器、计数器等知识。特别是关于逻辑电路的分析与设计的学习,才发现数电原来并不容易,学习开始有点吃力,与自己设想的、听到的不一样。”感到吃力的时候是我认识到仅仅书本课堂是解决不了问题的,课后下功夫才是王道,所以去图书馆、浏览网页成了必修课,从那以后我就更加深刻的认识到自己学习的重要性,大学里并不是所有的知识都是
老师教授的,大部分的知识是靠自己努力学来的!
在为期十三周的数电学习过程中,胡老师的认真的教学态度、严谨的治学风格无时无刻不在影响着我们,在我们遇到问题时胡老师的悉心指导的声音萦绕耳旁,在我们不懂的时候胡老师更是不厌其烦的一遍遍讲解,点点滴滴都在感动着我们!
最后祝愿胡老师:工作顺利、万事如意、身体健康!
学生:
08电子(3)班
第五篇:数电实验总结
浙江大学2010-2011学年下学期《数字电子技术基础实验》总结报告
数电实验总结
在本学期的数电实验中我发现了实验的乐趣,并且十分享受做实验的过程。用各种不同功能的芯片来实现各种各样的电路,在短短的一个夏学期,从简单的与非门做起,到与或非、触发器、计数器等集成电路芯片,组合连接,自己设计电路构成,来实现最终的电路要达到的目的。
实验中,我们不仅学习了Quartus与Multisim软件的仿真应用,也学习了怎样用手里的芯片从头开始设计电路。首先分析电路要实现的功能,利用真值表与卡诺图写出输入输出的逻辑函数,再配合芯片改写成合适的逻辑函数,最后连接成一个完整的电路。除了掌握了实验箱与示波器的使用之外,对电路错误的调试也有了一定的了解。与其他实验相比,数电实验的输入输出只采用高低电平,结果一目了然,同时信号的输出更容易受导线与空载的影响,这是实验中要尤其注意的事情。
与其他班级不同的是,x老师的数电实验班采用开放式自主性实验设计,除了需要掌握的推荐电路以外,每次实验还有很多额外的电路供同学们设计与参考,给了我们很大的选题自由,也让我们见识到了更多的数电电路。为了在实验课上能快速地成功连接电路,需要非常充分的课前预习,如果课前对要做的实验没有一定的研究的话,实验的效率就会较低。这也是我第一次意识到课前预习的重要性。
这种自主性设计实验,其实也是一种竞争机制。因为没有规定只做哪几个电路,所以为了最后的分数,普遍认为做的越多越好,这也使得要写出一份实验报告需要花一定的时间和精力。这样也使得我更加认真地去对待每一份实验报告,把设计过程与仿真都详细写出,每次动手实验后也会总结出一些经验。相比其他班级的每次两三页了事的实验报告,我认为我们的实验报告更像一份自己的实验报告,而不是千篇一律的作业。对于FPGA的创新实验,我认为这种方式非常的难得,身为普通的学生,我们难以接触到真正可以用于实际的电路板,并把自己设计的程序下载到板子上去。结合在这方面遇到的困难,我有以下两点建议:
1、在介绍Quartus的使用时,老师从各模块的编程到模块间的连接到最后的引脚分配,详细讲解了一个计时器的实现。由于第一次接触这个软件,老师讲解时把参考书翻过来翻过去,不是按一定的顺序,而我听课时做笔记也没有做的很系统,因此后来有些遗忘,编程遇到了一定的困难,参考书里内容颇多,查阅时有点无从下手。所以希望老师可以把用Quartus做程序的要点写在课件上,可以方便我们课后复习与查阅;或者当堂课布置作业练手;或者对同学们强调笔记一定要做全,否则以后就想不起来了。
2、希望老师对应试方面的编程有所强调。
最后,感谢x老师一学期以来认真负责的教导,并且感谢老师亲切的答疑解惑,与提供实验室的开放。
2011年6月21日