2021国家开放大学电大本科《计算机组成原理》期末试题及答案(试卷号:1254)(最终定稿)

时间:2020-11-01 14:20:27下载本文作者:会员上传
简介:写写帮文库小编为你整理了多篇相关的《2021国家开放大学电大本科《计算机组成原理》期末试题及答案(试卷号:1254)》,但愿对你工作学习有帮助,当然你在写写帮文库还可以找到更多《2021国家开放大学电大本科《计算机组成原理》期末试题及答案(试卷号:1254)》。

第一篇:2021国家开放大学电大本科《计算机组成原理》期末试题及答案(试卷号:1254)

2021国家开放大学电大本科《计算机组成原理》期末试题及答案(试卷号:1254)一、选择题(每小题3分,共36分)A.010100 B.001011 C.101011 D.101100 2.下列说法正确的是()。

A.采用双符号位补码进行加减运算可以避免溢出 B.只有定点数运算才有可能溢出,浮点数运算不会产生溢出 C.只有将两个正数相加时才有可能产生溢出 D.只有带符号数的运算才有可能产生溢出 3.逻辑运算中的“逻辑加”是指()。

A.与运算 B.或运算 C.非运算 D.异或运算 4.运算器由许多部件组成,其核心部分是()。

A.多路开关 B.数据总线 C.累加寄存器 D.算逻运算单元.5.关于操作数的来源和去处,表述不正确的是()。

A.第一个来源和去处是CPU寄存器 B.第二个来源和去处是外设中的寄存器 C.第三个来源和去处是内存中的存贮器 D.第四个来源和去处是外存贮器 6.堆栈寻址的原则是()。

A.随意进出 B.后进先出 C.先进先出 D.后进后出 7.CPU中的通用寄存器()。

A.只能存放数据,不能存放地址 B.只能存放地址,不能存放数据 C.可以存放数据和地址 D.不仅存放数据和地址,还可代替指令寄存器 8.微程序控制器中,机器指令与微指令的关系是()。

A.每一条机器指令由一条微指令来执行 B.每一条机器指令由一段用微指令编成的微程序来解释执行 C.一段机器指令组成的程序可由一条微指令来执行 D.-条微指令由若干条机器指令组成 9.RAM芯片串联的目的是____,并联的目的是____。()A.增加存储器字长,提高存储器速度 B.增加存储单元数量,增加存储器字长 C.提高存储器速度,增加存储单元数量 D.降低存储器的平均价格,增加存储器字长 10.采用虚拟存储器的目的是为了()。

A.给用户提供比主存容量大得多的物理编程空间 B.给用户提供比主存容量大得多的逻辑编程空间 C.提高主存的速度 D.扩大辅存的存取空间 11.CPU输出数据的速度远远高于打印机的打印速度,为解决这一矛盾,可采用()。

A.并行技术 B.通信技术 C.缓冲技术 D.虚存技术 12.中断允许触发器用来()。

A.表示外设是否提出了中断请求 B.CPU是否响应了中断请求 C.CPU是否正在进行中断处理 D.开放或关闭可屏蔽硬中断 二、判断题(将判断结果填在括弧内,正确打“√”号,错误打“×”号。每小题3分,共15分)13.长度相同但格式不同的2种浮点数,前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则前者可表示的数的范围大但精度低。(√)14.计算机的指令越多,功能越强越好。(×)15.计算机的流水线中,每个阶段只完成一条指令的一部分功能,不同阶段并行完成流水线中不同指令的不同功能。(√)16.存储芯片中包括存储体、读写电路、地址译码电路和控制电路。(√)17.在三总线计算机系统中,外设和主存单元统一编制,可以不使用I/O指令。(×)三、简答题(共29分)18.相对CISC指令系统,RISC指令系统有哪些优点?(7分)答案:RISC系统的指令格式规范且种类少,使用的寻址方式简单,指令条数少,指令完成的操作功能简单。

19.简述计算机控制器中程序计数器(PC)、指令寄存器(IR)、步骤标记线路及其控制信号产生部件的作用。(8分)答案:(1)程序计数器(PC):用于提供指令在内存中的地址的部件,服务于读取指令,能执行内容增量和接收新的指令地址,用于给出下一条将要执行的指令的地址。

(2)指令寄存器(IR):用于接收并保存从内存储器读出来的指令内容的部件,在执行本条指令的整个过程中,为系统运行提供指令本身的主要信息。

(3)步骤标记线路:用于标记出每条指令的各个执行步骤的相对次序关系,保证每一条指令按设定的步骤序列依次执行。

(4)控制信号产生部件:依据指令操作码、指令的执行步骤(时刻)及另外的条件信号,形成或提供出当前执行步骤计算机各个部件要用到的控制信号。

20.比较动态存储器DRAM和静态存储器SRAM的异同点。(7分)答案:动态存储器DRAM与静态存储器SRAM都是存放二进制数据的物理器件,读写方法大致相同,断电后数据丢失。不同点是动态存储器成本低,存取速度较慢,需要定期刷新,-般用于大容量存储器。静态存储器成本较高,存取速度较快,一般用于小容量存储器。

21.串行传输和并行传输有何区别?各应用于什么场合?(7分)答案:串行传输是指数据在一条线路上按位依次进行传输,线路成本低,速度慢,适合于远距离的数据传输。

并行传输是每个数据位都有一条独立的传输线,所有的数据位同时传输,传输速度快,成本低,适用于近距离.高速传输的场合。

四、计算题(每小题10分,共20分)22.把正确的答案写进括号内(二进制需要小数点后保留8位)。

23.已知定点小数的真值X=-0.1001,Y =0.0101 ,分别计算:

第二篇:国家开放大学计算机组成原理期末复习指导及答案

计算机组成原理期末复习指导

期末考试题型举例

题型包括选择题(单选)、判断题、简答题和计算题。下面给每种题型列举1-2道样题,以及相应的参考答案及评分标准。

1.选择题(每小题3分,共36分)

(1)在定点二进制运算器中,加法运算一般通过来实现。A.原码运算的二进制加法器B.反码运算的二进制加法器 C.补码运算的十进制加法器D.补码运算的二进制加法器 答案:D(2)变址寻址方式中,操作数的有效地址等于加形式地址。A.基址寄存器内容B.堆栈指示器内容 C.变址寄存器内容D.程序计数器内容 答案:C(3)将RAM芯片的数据线、地址线和读写控制线分别接在一起,而将片选信号线单独连接,其目的是。

A.增加存储器字长B.增加存储单元数量 C.提高存储器速度D.降低存储器的平均价格 答案:B 2.判断题(每小题3分,共15分)

(1)输入输出指令的功能是进行CPU和I/O设备之间的数据传送。()答案:√

(2)半导体ROM信息可读可写,且断电后仍能保持记忆。()答案:×

(3)在采用DMA方式传输数据时,数据传送是在DMA控制器本身发出的控制信号控制下完成的。

答案:√

3.简答题(每小题7-8分,共29分)(1)简述计算机运算器部件的主要功能。

答:主要功能包括(1)由其内部的算术与逻辑运算部件ALU完成对数据的算术和逻辑运算;(2)由其内部的一组寄存器承担对将参加运算的数据和中间结果的暂存;(3)作为处理机内部的数据传送通路。

(2)确定一台计算机的指令系统并评价其优劣,通常应从哪几个方面考虑? 答:主要从以下四个方面进行考虑:

a.指令系统的完备性,以常用指令齐全、编程方便为优; b.指令系统的高效性,以程序占内存空间少、运行速度快为优; c.指令系统的规整性,以指令和数据使用规则统一简单、易学易记为优;

d.指令系统的兼容性,以同一系列的低档机的程序能在新的高档机上直接运行为优。

(3)相对主存来说,高速缓冲存储器CACHE具有什么特点?它在计算机系统中是如何发挥它的作用的?

答:CACHE具有容量很小但读写速度非常快的特点。由于少量的一些数据和指令是CPU重复用到的,若将它们从主存复制到CACHE中,CPU就不必在下次使用这些信息时访问慢速的主存,而是从快速CACHE中直接得到。所以,CACHE起到了缓解主存速度跟不上CPU读写速度要求的矛盾,提高了CPU的运行效率。

4.计算题(每小题10分,共20分)

1.将十进制数(0.71)10变换成BCD码、二进制数和16进制数,将(1AB)16变换成二进制数和十进制数。二进制需要小数点后保留8位。

答案:(0.71)10=(0.01110001)BCD=(0.10110101)2=(0.B5)16(1AB)16=(000110101011)2=(427)10 注:以上括弧外的数字均是下角标。

2.已知X=-0.1101,Y=0.0001,分别计算X和Y的原码、补码、-X和-Y的补码、X+Y的补码、Y-X的补码。

答案:[X]原=(1.1101)、[X]补=(1.0011)、[-X]补=(0.1101)[Y]原=(0.0001)、[Y]补=(0.0001)、[-Y]补=(1.1111)[X+Y]补=(1.0100)[Y-X]补=(0.1110)

注:以上括弧外的原、补二字均是下角标。张晓红:回复:期末考试题型举例――谢谢提供

形考作业指导1 计算题:

1.将十六进制数据14.4CH表示成二进制数,然后表示成八进制数和十进制数。说明:

十进制数(Decimal number)用后缀D表示或无后缀 二进制数(Binary number)用后缀B表示 八进制数(Octal number)用后缀Q表示

十六进制数(Hexadecimal number)用后缀H表示

14.4CH=(14.4C)16

2.对下列十进制数表示成8位(含一位符号位)二进制数原码和补码编码。(1)17;(2)-17 提示:(17)10=(10001)2

8位二进制数原码:(0 0010001)原

8位二进制数补码:(0 0010001)补

若完成有困难,建议阅读教材第20页

3.写出X=10111101,Y=-00101011的双符号位原码、反码、补码表示,并用双符号补码计算两个数的差。

提示:阅读教材第38页,注意:双符号位、模

4、判别溢出等概念

形考作业指导2 选择题:

加法器采用并行进位的目的是_____。A.提高加法器的速度B.快速传递进位信号 C.优化加法器结构

D.增强加法器功能

提示:

二进制并行加法器是一种能并行产生两个二进制数算术和的组合逻辑部件

按其进位方式的不同,可分为串行进位二进制并行加法器和并行(超前、先行)进位二进制并行加法器两种类型

为了提高加法器的运算速度,必须设法减小或去除由于进位信号逐级传送所花的时间,使各位的进位直接由加数和被加数来决定,不需依赖低位进位,而是由逻辑电路根据输入信号同时形成各位向高位的进位

代价:增加一些处理进位信号的逻辑器件

位数再多些的话,还可采用分层分组的并行进位方式

简答题:

假定 X = 0.0110011*211(11是指数),Y = 0.1101101*2-10(10是指数)(此处的数均为二进制),在不使用隐藏位的情况下,回答下列问题:

(1)浮点数阶码用4位移码、尾数用8位原码表示(含符号位),写出该浮点数能表示的绝对值最大、最小的(正数和负数)数值;

提示:教材第27页,第2章的内容

本题4位的移码是23+ X,其表示范围-23≤X <23(注:3是2的指数)。所以该浮点数的阶码的几个典型值:

X=(7)10=(111)2,[X]移=1 111; X=(+1)10=(001)2,[X]移=1 001; X=(+0)10=(000)2,[X]移=1 000; X=(-0)10=-(000)2,[X]移=1 000; X=(-1)10=-(001)2,[X]移=0 111; X=(-8)10=-(1000)2,[X]移=0 000

注意:浮点数还有许多约定和标准,本题若改阶码和尾数用补码表示,规格化,IEEE754标准,结果是不一样的

形考作业指导3

选择题:

在设计指令操作码时要做到_____(可多选)。A.能区别一套指令系统中的所有指令 B.能表明操作数的地址 C.长度随意确定 D.长度适当规范统一 提示:

操作码用于指明本条指令的功能。在一套指令系统中必须具有唯一性

操作数的地址是指令中独立于操作码外另外的部分

教材第67页:

“指令字的长度,多数情况下就确定为计算机的字长,即一条指令占用计算机的一个字,由几个字节组成,例如2、4、6、8个字节,但并不一定要求所有的指令的字长都相同,例如,一个计算机字中,可以存放几条很短的指令,长的指令也可能占用多个计算机字,目的在于提高资源利用率。”

组织方案:定长、变长两种

判断题:

计算机的指令越多,功能越强越好。提示:教材第75页,指令系统问题 RISC和CISC的对比 P = I ´ CPI ´ T P 表示执行一段程序所用的时间 I 表示该程序中包含的指令的总条数 CPI 为执行一条指令所需要的机器周期数 T 为每个机器周期长度 请对照完成作业。

形考作业指导4 判断题:

程序计数器PC主要用于解决指令的执行次序问题。提示:

阅读教材第91、92页,控制器的功能和组成 要求对控制器的4个子部件很熟悉

(1)程序计数器(PC):存放下一条指令的地址

(2)指令寄存器(IR):接收并保存从内存中读来的指令内容

(3)指令执行步骤的标记线路:标记每条指令的各个执行步骤的相对次序关系(4)全部控制信号的产生部件:形成并提供当前执行步骤各部件要用到的控制信号

这一章类似这些概念是必考的内容。

形考作业指导5 选择题:

某SRAM芯片容量为1K×8位,除电源和接地端外,连同片选和读/写信号该芯片引出线的最少数目应为_____。

A.23

B.25

C.50

D.20 提示:

阅读教材第118页,图6.5及相关文字说明

判断题:

CPU访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时间越长。

提示:阅读教材第115页,主存储器的技术指标。存储容量=存储字数×字长

存取时间:从启动一次存储器操作到完成该操作所经历的时间

存储周期:存储器进行一次完整地读写操作所需的全部时间,比存取时间大 存储器带宽:单位时间可写入存储器或从存储器取出信息的最大数量

简答题:

什么是随机存取方式?哪些存储器采用随机存取方式?

提示:按存取方式查阅存储器的分类 顺序存取、串行存取:磁带机 直接存取:磁盘机

随机存取:随机地存取,CPU对任一个存储单元的存取时间相同,与位置无关。静态随机存储器(SRAM)动态随机存储器(DRAM)* 随机存储器(*RAM)每次存储器都占15分以上

形考作业指导6 判断题:

DMA控制器通过中断向CPU发DMA请求信号。提示:教材第173、174页

DMA方式的基本概念和传送过程,图7.10

DMA预处理阶段:外设向DMA控制器发DMA请求,再由DMA控制器向CPU发总线请求。

DMA后处理阶段:DMA控制器向CPU发中断请求。

简答题:

CPU在每次执行中断服务程序前后应做哪些工作? 提示:教材第172页,中断处理、中断返回 CPU执行中断服务程序前:

CPU响应中断之后,在执行中断服务程序前,要进行:① 关中断;

② 保存断点和被停下程序的现场信息;

③ 判别中断源,转中断服务程序的入口地址;

④ 开中断,以便响应更高级别的中断请求。CPU执行中断服务程序后: ① 关中断;

② 恢复现场信息和恢复断点;

③ 开中断;

④ 或响应更高级别的中断请求,或返回断点进入主程序。

简答题:

CPU在每次执行中断服务程序前后应做哪些工作? 提示:教材第172页,中断处理、中断返回 CPU执行中断服务程序前:

CPU响应中断之后,在执行中断服务程序前,要进行:① 关中断;

② 保存断点和被停下程序的现场信息;

③ 判别中断源,转中断服务程序的入口地址;

④ 开中断,以便响应更高级别的中断请求。CPU执行中断服务程序后: ① 关中断;

② 恢复现场信息和恢复断点;

③ 开中断;

④ 或响应更高级别的中断请求,或返回断点进入主程序。

常见问题解答1 为了帮助大家复习,我汇总了一些常见的问题,供大家遇到问题时看看。1.计算机组成原理有点难,应如何进行学习?

本课程跟其他课程确定有点不同,它是本专业唯一一门计算机硬件类专业基础课,它的先修课是数字电子电路,同时还要学一点数制转换的概念,然后才是组成一个独立计算机系统的几大功能部件的原理介绍。可见,这门课的难度一是数学层面的,二是电学层面的,需要有一定的基础课的知识。咱们都是成年学生,可能有些基础知识很久没用忘得差不多了,没关系,边学边补吧。

2.什么是计算机系统、计算机硬件和计算机软件?硬件和软件哪个更重要?

计算机系统:计算机硬件、软件和数据通信设备的物理或逻辑的综合体。计算机硬件:计算机的物理实体。

计算机软件:计算机运行所需的程序及相关资料。

硬件和软件在计算机系统中相互依存,缺一不可,因此同样重要。

3.计算机组成原理中,KB和K有什么区别?

在日常生活中,我们所用的数大都是十进制。而计算机中的信息单位都是以二进制表示的,常用的信息单位有位和节。

位,也叫比特,记为bit或b,是计算机的最小单位,表示1个二进制数位。

字节,记为Byte或B,是计算机中信息的基本单位,表示8个二进制单位。

计算机中,将1024字节称为1K,1024字节称为1K字节,记为1KB;

将1024K称为1M,1024K字节称为1M字节,记为1MB(通常称为1兆);

1024M称为1G字节,记为1G字节,记为1GB。

4.字和字节有什么关系啊?假如有24根地址线每根线的作用是什么啊?

在计算机中,一串数码是作为一个整体来处理或运算的,称为一个计算机字,简称字。字通常分为若干个字节(每个字节一般是8位)。在存储器中,通常每个单元存储一个字,因此每个字都是可以寻址的。字节是用于计量存储容量和传输容量的一种计量单位,1个字节等于8位二进制数。每根地址线代表了0和1两个地址,24根地址线,可以表示2的24次方个地址。

常见问题解答2 1.机器数中的原码、补码、移码和反码,怎样才能区别它们?谢谢。

简单说,原码肯定是最接近真值的表示形式;反码在数值为正时与原码相同,负数时各位数值都求反,0代表1,1代表0;补码在数值为正数时与原码一样,负数时在原码基础上求反末位加一。具体请看教材22页。

2.什么是浮点数?

浮点数是相对于定点数的,浮点数是小数点在各个数值位之间可以移动的一种数的表示形式,它可以有整数和小数两部分内容。

3.浮点运算器的组成比定点运算器组成更复杂,主要表现在哪些方面吗? 浮点运算器由处理阶码(整数)的运算线路,和处理尾数(定点小数)的运算线路两部分组成,而且浮点数运算步骤更多,涉及到的数据移位操作(对阶、规格化)更复杂。

常见问题解答3

在运算器部件中,为什么要设置多个累加器?累加器的数目多少对计算机的性能有什么影响吗? 在运算器部件中设置多个累加器就可以暂存更多的数据,有利于在数据计算过程中减少访问速度慢得多的内存储器的次数,可以提高系统的整体性能。

常见问题解答4 1.一条指令通常由哪两个部分组成?指令的操作码一般有哪几种组织方式,各自应用在什么场合,各自的优缺点是什么? 一条指令通常由指令操作码和操作数地址两个部分组成,操作码通常有固定长度和可变长度两种主要的组织方式,前者更常用,格式规整,指令译码速度更快,后者主要用在指令字长比较短的计算机系统中,不得不把指令中的一些位区分不同指令分别用作指令的操作码或操作数地址,不利于快速指令译码和识别。

2.相对CISC指令系统,RISC指令系统有哪些优点?

RISC系统的指令格式规范且种类少,使用的寻址方式简单,指令条数少,指令完成的操作功能简单。

3.按照操作数的个数不同,把指令分成哪几种? 按照操作数的个数不同,指令分为下面四种:

(1)无操作数指令;(2)单操作数指令;(3)双操作数指令;(4)多操作数指令

4.什么是指令字长、存储字长和机器字长?

指令字长是机器指令包含的二进制代码的位数,存储字长存储单元中二进制数的位数,机器字长是运算器一次运算的二进制数的位数。

5.简单说明一个指令周期中读取指令、指令译码、ALU执行、读写内存或接口、数据写回5个执行步骤的含义。

(1)“读取指令”是每一条指令都必须执行的,所完成的功能对所有指令都相同;(2)“指令译码”完成的功能对多数的指令是类似的,例如判断指令类型、读寄存器组等;

(3)“ALU执行”所完成的是数据或地址计算功能,对不同指令会有所区别;(4)“读写内存或接口”只被用于读写内存或者读写接口的指令;

(5)“数据写回”将ALU的计算结果(或从内存、接口读来的数据)写入寄存器组。

常见问题解答5 1.什么是多指令发射技术?有什么特点? 请阅读教材108页,最后那段有你要的答案。超标量处理机:在一个时钟周期同时发射多条指令;

超流水线处理机:在一个时钟周期分期发射多条指令; 超标量超流水线:集中超标量和超流水线两个特点。

2.在微程序的控制器组成中,为什么总要设置微指令寄存器部件呢?

微指令寄存器是控制器的一个很重要的部件,在内存或控制寄存器中保存微程序,微指令寄存器则用来保存将要执行的一条微指令,这有利于提高微程序的执行速度。

3.什么是双核技术?

现在逐渐热起来的“双核”概念,主要是指基于X86开放架构的双核技术。在这方面,起领导地位的厂商主要有AMD和Intel两家。其中,两家的思路又有不同。AMD从一开始设计时就考虑到了对多核心的支持。所有组件都直接连接到CPU,消除系统架构方面的挑战和瓶颈。两个处理器核心直接连接到同一个内核上,核心之间以芯片速度通信,进一步降低了处理器之间的延迟。而Intel采用多个核心共享前端总线的方式。专家认为,AMD的架构对于更容易实现双核以至多核,Intel的架构会遇到多个内核争用总线资源的瓶颈问题。

常见问题解答6 1.在计算机中,为什么要采用多级结构的存储器系统? 采用多级结构的存储器系统的性能价格比最高。

2.衡量高速缓冲存储器(CACHE)性能的最重要的指标是什么,指出影响这一指标的至少3个因素。

衡量CACHE性能最重要的指标是它的命中率,即在原本需要到内存取数据的总的操作次数中,有多少次是在CACHE中得到相应数据,二者之比即为命中率。影响命中率的因素较多,例如,CACHE的容量,大一些好;CACHE的映象方式,CACHE与主存每次交换信息的单位量要适中。(也可以答另外几个因素)

3.使用多体结构的主存储器的目的是什么?什么是低位地址交叉,其优点何在? 使用多体结构的主存储器,是为了使用可以独立读写的多个存储器,以提高对它们并行读写,快速得到多个数据的能力,缓解单个主存储器读写速度慢的矛盾。在多体结构的主存储器中,通常多选用把相邻的存储字存放在不同的存储体中,这被称为低位地址交叉的组织形式,它更符合程序运行的局部性原理,有利于同时(或时间上有覆盖)地读写地址相邻的几个存储字。

4.高速缓存与主存在读写原理方面有何区别?

高速缓冲存储器的运行原理,与主存储器的运行原理是有很大区别的。主存储器运行原理,是建立在每个主存地址对应主存的一个存储单元这一关系之上的。在计算机程序中,要使用主存某单元中的数据,必须在指令中给出该单元的地址。读操作时,给出这一地址后,通过译码电路,就选中主存中欲读的一个存储单元,执行读操作,读出的信息就是需要的数据。

高速缓冲存储器的运行原理则完全不同,由于其存储容量很小,无法通过对原本用于读主存的地址直接进行译码来选择一个CACHE单元,而是通过映象的方法来找到所要的单元,这样CACHE的每个存储单元由3部分内容组成。第一部分内容,是CACHE的数据字段,保存从主存某一单元复制过来的数据内容。第二部分内容,是CACHE的标志字段,保存相应主存单元的地址信息,用它指明该CACHE单元的数据字段部分保存的数据是从哪一个主存单元复制过来的。第三部分内容,是CACHE单元的有效位字段,规定其值为1,表示该CACHE单元中的标志字段、数据字段的内容是有效的,为0,则说明该CACHE单元在此之前尚未使用,其标志字段、数据字段的内容是无效的。

5.什么是虚拟存储器?它能解决什么问题?

虚拟存储器是除了高速缓存和主存外在硬盘上实现内存功能的特殊存储器,目的是为了解决主存容量小,存不下更大程序与更多数据的难题

常见问题解答7 1.在统一编址方式下,存储单元和I/O设备是靠什么区分的呢? 指令和不同的地址

2.为读写输入输出设备,通常有哪几种常用的方式用以指定被读写设备? 有IO地址方式和地址映射(MAP)方式两种,前者使用专门的输入输出指令,并在指令字中用较少的位数给出IO端口号地址来指定设备;后者不设置专门的输入输出指令,使用与访问内存类似的指令读写设备,它需要把内存最高端的少量空间空置不用,将其当作输入输出设备的地址,以表示不同的设备。

3.CUP中断响应是怎么发送请求、收接请求并处理?

中断分为内中断和外中断,中断源提供中断请求信号,中断处理器在可以响应中断的条件下,当一条指令结束的时候,检查正在请求中断的优先级,若高于正在处理的任务,则可以向CPU发出中断请求。响应后就进入中断处理过程。

4.在程序查询流程中,当I/O设备较多时,CPU需按各个I/O设备在系统中的优先级别进行查询,一般需要执行哪些步骤? 程序查询方式下,访问那个设备是在程序中写定的,若轮流访问多个设备,都得写在程序中,由程序中的指令次序决定,而不是由CPU自动查找。

常见问题解答8 什么是计算机系统结构?

系统结构课程是本课程的后续课程,本课程通常只有单台计算机硬件的系统知识,而系统结构课程则是专门研究多台电脑并行处理数据提高运算能力的可行性的。

第三篇:大学计算机原理与组成试题及答案

计算机原理组成1.构成微型计算机的核心部件是微处理器(MPU)也称为中央处理器(CPU),它是由运算器和控制器组成的。

2.冯.诺依曼结构是以运算器为中心。

3.CPU和存储器以及外部设备之间的信息交换都通过总线来实现。在微型机中总线根据传输信息的类型可分为数据总线、地址总线和控制总线。

4.指令操作码字段使用不同的编码表示,每一种编码代表唯一一种指令,因此n位操作码最多可定义2^n条指令。

5.用汇编语言和高级语言编写的程序称为源程序,这种源程序不能被机器直接识别和执行。

6.传统机器层以下是物理机,以上各层都称为虚拟机,它们是由软件实现的机器。

7.计算机实现是指计算机组成的物理实现。

8.计算机系统结构、计算机组成和计算机实现是三个不同的概念。

9.机器字长是指CPU一次可以处理的二进制数据的位数。

10.数据在计算机中是以器件的物理状态来表示的。

11.数位是指数码在一个数中所处的位置。

12.基数是指在某种进位计数制中每个数位上所能使用的数码个数。

13.任意进制数转换为十进制数的基本方法是按权展开相加求和。

14.BCD码用二进制方式来编码十进制数,即每一位十进制数用四位二进制数表示。

15.8421码是BCD码中最常用的一种,又称NBCD码

16.在计算机中有两种形式存储的BCD码,一种是压缩BCD码,一种是非压缩BCD码。

17.2421码和5211码也是两种恒权码。这一特点有利于实现“逢十进位”的计数和加法规则。

18.余3码是在8421码的基础上,把每个代码都加上0011而形成的。

19.计算机中使用的数分为有符号数和无符号数两种,均存放在寄存器中。

20.移码也称为余码、增码或者偏移二进制码,它是补码的一种变形,其最高位为符号位。

21.根据小数点的位置是否固定,分为定点表示和浮点表示两种。

22.存储器周期时间指的是连续启动两次独立不相关的存储器操作之间所需的时间间隔

23.存储容量通常使用存储器内可以容纳的二进制数据的数据量来加以表征。

24.存储器的可靠性往往使用平均无故障时间(MTBF)来进行表征,即两次故障之间的时间间隔。

25.26.半导体存储器主要分为双极型半导体存储器(TTL型)和MOS型半导体存储器。

27.磁存储器主要分为磁芯存储器和磁表面存储器。

28.与RAM相对应的是顺序访问存储器,SAM中的单元一般不能被独立访问。

29.计算机的主存储器主要由随机存储器构成。

30.动态随机存取内存(DRAM)里面所储存的数据即使在有源状态下也只能保持较短的时间,需要不断地进行刷新来维持数据的存储状态。

31.电容在实际工作中会有漏电的现象,从而导致内部存储正电荷不足而丢失存储的状态。

32.位扩展是利用存储器芯片的组合连接来获得具有存储字长更长的存储器芯片组,即增加其数据线的数量。

33.字扩展则是为了增加存储器存储字的数量扩大寻址范围,即直观地增加容量。

34.字位扩展是结合位扩展和字扩展的综合扩展方法。

35.在运算器中一般都设置一个累加寄存器ACC,用来暂存ALU运算的结果数据。

36.指令寄存器(IR)用于存放刚刚从存储器中取出马上就要执行的一条指令,然后由控制器对指令的操作码进行译码,从而得到该操作的具体信号。

37.指令周期是指取出一条指令并执行这条指令所需的全部时间。

38.计算机中的指令由操作码和地址码两部分组成,操作码用来指明该指令所要完成的操作。

39.不同指令的指令周期不同,因此它所占用的机器周期数也不同。

40.在异步控制方式中,各操作不采用统一的时序信号控制,没有固定的周期节拍和严格的时钟同步。

41.微操作有相容性和互斥性之分,与数据通路结构是紧密相关的。

42.一条微指令通常至少包含两大部分信息:操作控制字段和顺序控制字段

43.微指令寄存器用来存放从控制存储器读出的一条微指令,它的位数等于微指令字长。

44.地址码主要用来表示各种位置信息,如源操作数的位置、目的位置、结果存放位置等。

45.指令字长取决于操作码的长度、地址码的长度和数量。

46.寻找指令地址的方式比较简单,或者通过PC计数器来自增1的方式寻址,或者通过各种跳转的方式来寻址。

47.立即寻址的特点是操作数本身设在指令字内,即形式地址A不是所需数据的地址,而是就是数据本身,又称为立即数。

48.立即寻址主要用于设定变量的初始值和设定常数。

49.50.立即寻址的优点在于访存周期较少,不需要根据地址段访存去寻找数据。但是立即数的数值范围受到指令字长的限制。

51.指令系统集中反映了机器的性能,又是程序员编程的基础。

52.总线是计算机各个组成部件中用以传输数据进行通信公共数据通络,其物理介质往往是由多根导线组成的一组传输线束。

53.不同于单向三态的地址总线,数据总线是双向三态形式的总线。

54.控制总线:用来传送控制信号和时序信号的总线。控制总线实际上是各种控制信号线的集合,也是双向三态的信号线。

55.总线位宽:指的是总线标准中数据总线的根数,又称为总线宽度。一般为2的整数次幂。

56.负载能力主要指的是总线挂载设备的电流驱动能力。

57.单总线结构造成的瓶颈源于高低速设备之间的差异。

58.同步通信指的是数据传送双方在统一时标触发下进行的通信过程。

59.CPU和I/O设备之间实际上是通过I/O接口进行数据传送的。

60.CPU在与I/O设备进行数据交换时,需要适应CPU与外设之间的速度差异。

61.不同的I/O设备存储和处理信息的格式不同。

62.不同I/O设备的时序控制电路也不同。

63.I/O接口通常设置若干个寄存器,主要有数据寄存器、状态寄存器和控制寄存器。

64.按照时序控制方式的不同可将I/O接口分为同步接口与异步接口。

65.记录方式是一种编码方式,它是指将一连串二进制数据转换成磁表面写电流波形的方式。

66.改进调频制(MFM)它是调频制的改进,采用三种频率,所以也称为三频制。

67.一个完整的硬盘存储器主要由硬磁盘盘片、硬盘驱动器和硬盘控制器三大部分组成。

68.磁头的定位系统用于驱动磁头沿盘面径向移动以寻找目标磁道。

69.平均寻址时间包括硬磁盘的寻道时间和等待时间。

70.硬盘非格式化容量是指硬盘盘片可使用的磁化单元的总数。

71.8086是第一款32位的微处理器芯片,内部集成了2.9万个晶体管。

72.从功能上可以将8086划分为总线接口部件(BIU)和执行部件(EU)。

73.8086有最大模式和最小模式两种工作方式,两种方式的系统配置不同。

74.片上网络的核心思想就是在芯片内部借用计算机网络的思想。

75.基于片上互连的结构是指每个核心具有独立的处理单元和Cache。

1、P92(必考)

一个具有20位地址和64位字长的存储器,问:

(1)该存储器能存多少个字节的信息?2^20=1MB,1MB*64/8=8MB

(2)如果存储器由128KB*8位SRAM芯片组成,需要多少芯片?

每个单元为64位,需要8片SRAM,即8片SRAM满足128KB64位字长的存储器要求。一个小组为8片SRAM,即一片128KB*64位,1024/128=8,共需要8个小组,所以需要8*8=64片。

(3)需要多少位地址作芯片选择?

其中需要进行8组芯片的寻址,所以需要3根地址线作为芯片选择。

画图题

1.冯.诺依曼结构P7

解释:(1).计算机由五大基本部件组成:运算器、控制器、存储器、输入设备和输出设备。

(2).数据和程序采用二进制形式表示,不加区别存放在存储器中

(3).采用存储程序的思想,让程序指挥计算机自动完成各种工作。

程序和数据由输入设备输入至运算器,再存储于存储器中。当处理数据时,首先从存储器中将数据读入运算器,运算器根据控制信号进行相应的运算,中间结果存入存储器,或由运算器经输出设备输出。指令也以数据形式保存在存储器中,运算时指令由存储器送入控制器,控制器根据指令产生控制信号控制各个部件的工作和数据流的流向。

画图并说明寄存器间接寻址方式P178(必考)

说明:(1)寄存器间接寻址方式类似于间接寻址方式,即在地址字段内放置某寄存器的地址,在这个寄存器内再放置该数据的实际地址。(2)这种方式适用于连续访问主存内的连续空间,配合循环结构可以快速、有效地完成对数组结构的访问。(3)这种寻址方式的优点是纠正了间接寻址至少两次访存的缺点,而且保持了较大的寻址范围。

综述题

1.简述计算机系统的层次结构?P13(必考)

硬连逻辑层、微程序层、传统机器(指令系统)层、操作系统层、汇编系统层、高级语言层、应用程序层

2.简述计算机系统总线分类中每种总线的功能?P196(必考)

地址总线:用于传送地址的总线。地址总线只能决定计算机系统访问存储空间的数量。

数据总线:用于传送数据信息的总线。不同于单向三态的地址总线,数据总线是双向三态形式的总线。

控制总线:用来传送控制信号和时序信号的总线。控制总线实际上是各种控制信号线的集合,也是双向三态的信号线。

第四篇:国家开放大学电大《计算机组成原理》网络课形考网考作业及答案

国家开放大学电大《计算机组成原理》网络课形考网考作业及答案

100%通过

考试说明:2020年秋期电大把该网络课纳入到“国开平台”进行考核,该课程共有6个形考任务,针对该门课程,本人汇总了该科所有的题,形成一个完整的标准题库,并且以后会不断更新,对考生的复习、作业和考试起着非常重要的作用,会给您节省大量的时间。做考题时,利用本文档中的查找工具,把考题中的关键字输到查找工具的查找内容框内,就可迅速查找到该题答案。本文库还有其他网核及教学考一体化答案,敬请查看。​

课程总成绩

=

形成性考核×30%

+

终结性考试×70%

形考任务1

一、单项选择题(每小题6分,共36分)

题目1

下列数中最小的数是。

选择一项:

A.(1010011)2

B.(42)8

C.(10011000)BCD

D.(5A)16

题目2

某计算机字长16位,采用补码定点小数表示,符号位为1位,数值位为15位,则可表示的最大正小数为_____,最小负小数为_____。

选择一项:

题目3

两个补码数相加,在符号位相同时有可能产生溢出,符号位不同时。

选择一项:

A.会产生溢出

B.也有可能产生溢出

C.不一定会产生溢出

D.一定不会产生溢出

题目4

已知[X]原=010100,[X]反=。

选择一项:

A.010100

B.001011

C.101011

D.101100

题目5

已知[X]原=110100,[X]补=。

选择一项:

A.110100

B.001011

C.101011

D.101100

题目6

已知[X]原=110100,[X]移=。

选择一项:

A.101100

B.001100

C.101011

D.011011

二、多项选择题(每小题9分,共36分)

题目7

机器数中,零的表示形式不唯一的是_____。

选择一项或多项:

A.原码

B.补码

C.移码

D.反码

题目8

ASCII编码_____。

选择一项或多项:

A.是8位的编码

B.是7位的编码

C.共有128个字符

D.共有256个字符

E.有64个控制字符

题目9

相对补码而言,移码_____。

选择一项或多项:

A.仅用于表示小数

B.仅用于浮点数的阶码部分

C.仅用于浮点数的尾数部分

D.1表示正号,0表示负号

题目10

当码距d=4时,海明校验码具有_____。

选择一项或多项:

A.检错能力

B.纠错能力

C.只能发现1位错,但不能纠错

D.能发现1位错,并纠正1位错

E.能发现2位错,并纠正1位错

F.能发现2位错,并纠正2位错

三、判断题(每小题7分,共28分)

题目11

定点数的表示范围有限,如果运算结果超出表示范围,称为溢出。

选择一项:

题目12

浮点数数的表示范围取决于尾数的位数,精度取决于阶码的位数。

选择一项:

题目13

奇偶校验码可以检测出奇数个位的错误,但不能确定出错的位置。

选择一项:

题目14

两补码相加,采用1位符号位,当最高位有进位时表示结果产生溢出。

选择一项:

形考任务2

单选题

加法器采用并行进位的目的是_____。

选择一项:

A.提高加法器的速度

B.快速传递进位信号

C.优化加法器结构

D.增强加法器功能

题目2

组成一个运算器需要多个部件,但下面所列_____不是组成运算器的部件。

选择一项:

A.状态寄存器

B.数据总线

C.算术逻辑运算单元

D.地址寄存器

题目3

运算器的主要功能是进行_______。

选择一项:

A.逻辑运算

B.算术运算

C.逻辑运算和算术运算

D.只作加法

题目4

浮点数范围和精度取决于_______。

选择一项:

A.阶码的位数和尾数的位数

B.阶码采用的编码和尾数的位数

C.阶码和尾数采用的编码

D.阶码采用的位数和尾数的编码

题目5

逻辑运算中的“逻辑加”是指_______。

选择一项:

A.与运算

B.或运算

C.非运算

D.异或运算

题目6

下列说法正确的是_______。

选择一项:

A.采用双符号位补码进行加减运算可以避免溢出

B.只有定点数运算才有可能溢出,浮点数运算不会产生溢出

C.只有将两个正数相加时才有可能产生溢出

D.只有带符号数的运算才有可能产生溢出

多选题

题目7

请从下面表示浮点运算器的描述中选出描述正确的句子是_____。

选择一项或多项:

A.浮点运算器可用两个定点运算器部件来实现

B.阶码部件可实现加、减、乘、除四种运算

C.阶码部件只进行阶码相加、相减和比较操作

D.尾数部件只进行乘法和除法运算

题目8

对于阶码和尾数都用补码表示的浮点数,判断运算结果是否为规格化,错误的方法是_____。

选择一项或多项:

A.阶符和数符相同

B.阶符和数符相异

C.数符与尾数小数点后第一位数字相同

D.数符与尾数小数点后第一位数字相异

判断题

题目9

运算器内部寄存器的个数与系统运行的速度无关。

()

选择一项:

题目10

MIPS计算机的运算器部件,主要由128个寄存器组成的寄存器堆和一个执行数据运算的ALU组成。()

选择一项:

题目11

运算器芯片Am2901包含三组三位控制信号,分别用来控制8种运算功能,8个数据来源和选择运算结果并输出的功能。()

选择一项:

题目12

浮点数数的表示范围取决于尾数的位数,精度取决于阶码的位数。

()

选择一项:

形考任务3

单选题

题目1

计算机硬件能直接识别和运行的只能是_______程序。

选择一项:

A.机器语言

B.汇编语言

C.高级语言

D.VHDL

题目2

输入输出指令的功能是_______。

选择一项:

A.进行算术运算和逻辑运算

B.进行主存与CPU之间的数据传送

C.进行CPU和I/O设备之间的数据传送

D.改变程序执行的顺序

题目3

指令执行时无需访问内存寻找操作数的寻址方式是_______。

选择一项:

A.直接寻址方式

B.间接寻址方式

C.变址寻址方式

D.立即数寻址方式

题目4

变址寻址方式中,操作数的有效地址等于_______内容加上形式地址。

选择一项:

A.基址寄存器

B.变址寄存器

C.堆栈寄存器

D.程序计数器

题目5

相对寻址方式中,若指令中地址码为X,则操作数地址为_______。

选择一项:

A.X

B.(PC)+X

C.基地址+X

D.变址寄存器内容+X

题目6

堆栈寻址的原则是_______。

选择一项:

A.先进先出

B.后进后出

C.后进先出

D.随意进出

多选题

题目7

指令中用到的数据可以来自_______。

选择一项或多项:

A.通用寄存器

B.微程序存储器

C.输入输出接口

D.指令寄存器

E.内存单元

F.磁盘

题目8

指令系统中采用不同的寻址方式的目的是_______。

选择一项或多项:

A.降低指令译码的难度

B.提高指令读取的速度

C.实现程序控制

D.缩短指令字长

E.扩大寻址空间

F.提高编程灵活性

判断题

题目9

一个指令周期通常包含读取指令、指令译码、ALU执行、内存读写和数据写回5个步骤。()

选择一项:

题目10

计算机的指令越多,功能越强越好。()

选择一项:

题目11

直接寻址是在指令字中直接给出操作数本身而不再是操作数地址。()

选择一项:

题目12

基地址寻址方式中,操作数的有效地址等于基址寄存器内容加上形式地址。()

选择一项:

形考任务4

单选题

题目1

控制器的功能是_______。

选择一项:

A.执行语言翻译

B.向计算机各部件提供控制信号

C.支持汇编程序

D.完成数据运算

题目2

在控制器中,部件_______能提供指令在内存中的地址,服务于读取指令,并接收下条将被执行的指令的地址。

选择一项:

A.指令指针IP

B.地址寄存器AR

C.指令寄存器IR

D.程序计数器PC

题目3

每一条指令的执行时通常有①读取指令、②执行指令、③分析指令等几个步骤,他们的执行顺序应该是_______。

选择一项:

A.①读取指令、②执行指令、③分析指令

B.①读取指令、③分析指令、②执行指令

C.③分析指令、②执行指令、①读取指令

D.②执行指令、①读取指令、③分析指令

题目4

硬连线控制器中,使用_______来区别指令不同的执行步骤。

选择一项:

A.节拍发生器

B.指令寄存器

C.程序计数器

D.控制信号形成部件

题目5

微程序控制器中,机器指令与微指令的关系是

_______。

选择一项:

A.一条微指令由若干条机器指令组成B.一段机器指令组成的程序可由一条微指令来执行

C.每一条机器指令由一条微指令来执行

D.每一条机器指令由一段用微指令编成的微程序来解释执行

题目6

指令流水线需要处理好_______3个方面问题。

选择一项:

A.结构相关、数据相关、控制相关

B.结构相关、数据相关、逻辑相关

C.结构相关、逻辑相关、控制相关

D.逻辑相关、数据相关、控制相关

多选题

题目7

中央处理器包括_______。

选择一项或多项:

A.运算器

B.控制器

C.主存储器

D.输入输出接口

题目8

下列正确的是_______。

选择一项或多项:

A.取指令操作是控制器固有的功能,不需要根据指令要求进行

B.指令长度相同的情况下,所有取指令的操作都是相同的C.单总线CPU中,一条指令读取后PC的值是下一条指令的地址

D.计算机中一个字的长度是16位

判断题

题目9

程序计数器PC主要用于解决指令的执行次序。()

选择一项:

题目10

微程序控制器的运行速度一般要比硬连线控制器更快。()

选择一项:

题目11

每个指令执行步骤,控制器都将为计算机的各部件产生一个控制信号。()

选择一项:

题目12

计算机的流水线中,每个阶段只完成一条指令的一部分功能,不同阶段并行完成流水线中不同指令的不同功能。()

选择一项:

形考任务5

单选题

题目1

下列部件(设备)中,存取速度最快的是______。

选择一项:

A.光盘存储器

B.CPU的寄存器

C.软盘存储器

D.硬盘存储器

题目2

某SRAM芯片,其容量为1K×8位,加上电源端和接地端,该芯片引出线的最少数目应为______。

选择一项:

A.23

B.25

C.50

D.20

题目3

在主存和CPU之间增加Cache的目的是______。

选择一项:

A.扩大主存的容量

B.增加CPU中通用寄存器的数量

C.解决CPU和主存之间的速度匹配

D.代替CPU中的寄存器工作

题目4

RAM芯片串联的目的是_______,并联的目的是_______

选择一项:

A.增加存储器字长,提高存储器速度

B.增加存储单元数量,增加存储器字长

C.提高存储器速度,增加存储单元数量

D.降低存储器的平均价格,增加存储器字长

题目5

和辅助存储器相比,主存储器的特点是_______。

选择一项:

A.容量小,速度快,成本高

B.容量小,速度快,成本低

C.容量小,速度慢,成本高

D.容量大,速度快,成本高

题目6

采用虚拟存储器的目的是为了_______。

选择一项:

A.给用户提供比主存容量大得多的物理编程空间

B.给用户提供比主存容量大得多的逻辑编程空间

C.提高主存的速度

D.扩大辅存的存取空间

多选题

题目7

_______停电后存储的信息将会丢失。

选择一项或多项:

A.静态存储器

B.动态存储器

C.高速缓冲存储器

D.只读存储器

题目8

对主存储器的基本操作包括_______。

选择一项或多项:

A.读出信息

B.写入信息

C.清除信息

D.转移信息

判断题

题目9

存储芯片中包括存储体、读写电路、地址译码电路和控制电路。()

选择一项:

题目10

使用高速缓存是为了提高主存的容量。()

选择一项:

题目11

使用高速缓存是为了提高主存的容量。()

选择一项:

题目12

在Cache的地址映像中,全相联映像是指主存中的任意一字块均可映像到Cache内任意一字块位置的一种映像方式。()

选择一项:

形考任务6

单选题

题目1

在数据传送过程中,数据由串行变并行或由并行变串行,这种转换是由接口电路中的______实现的。

选择一项:

A.锁存器

B.移位寄存器

C.数据寄存器

D.状态寄存器

题目2

在独立编址方式下,存储单元和I/O设备是靠______来区分的。

选择一项:

A.不同的地址和指令代码

B.不同的数据和指令代码

C.数据寄存器

D.状态寄存器

题目3

随着CPU速度的不断提升,程序查询方式很少被采用的原因是______。

选择一项:

A.硬件结构复杂

B.硬件结构简单

C.CPU与外设串行工作

D.CPU与外设并行工作

题目4

中断允许触发器用来______。

选择一项:

A.表示外设是否提出了中断请求

B.CPU是否响应了中断请求

C.CPU是否正在进行中断处理

D.开放或关闭可屏蔽硬中断

题目5

在采用DMA方式的I/O系统中,其基本思想是在____之间建立直接的数据通路。

选择一项:

A.CPU与外设

B.主存与外设

C.CPU与主存

D.外设与外设

题目6

周期挪用方式常用于______的输入输出中。

选择一项:

A.直接存储器访问方式

B.程序查询方式

C.程序中断方式

D.I/O通道方式

多选题

题目7

主机和外设可以并行工作的方式是_______。

选择一项或多项:

A.程序查询方式

B.程序中断方式

C.直接存储器访问方式

D.I/O通道方式

题目8

计算机的总线接口中,串行总线的特点是_______。

选择一项或多项:

A.成本低

B.线数少

C.速度快

D.传输距离长

判断题

题目9

按数据传送方式的不同,计算机的外部接口可分为串行接口和并行接口两大类。()

选择一项:

题目10

在三总线计算机系统中,外设和主存单元统一编制,可以不使用I/O指令。()

选择一项:

题目11

中断服务程序的最后一条指令是中断返回指令。()

选择一项:

题目12

同步通信方式下,所有设备都从同一个时钟信号中获得定时信息。()

选择一项:

第五篇:(精华版)国家开放大学电大《计算机组成原理》网络课形考网考作业及答案

(精华版)国家开放大学电大《计算机组成原理》网络课形考网考作业及答案

100%通过

考试说明:2020年秋期电大把该网络课纳入到“国开平台”进行考核,该课程共有6个形考任务,针对该门课程,本人汇总了该科所有的题,形成一个完整的标准题库,并且以后会不断更新,对考生的复习、作业和考试起着非常重要的作用,会给您节省大量的时间。做考题时,利用本文档中的查找工具,把考题中的关键字输到查找工具的查找内容框内,就可迅速查找到该题答案。本文库还有其他网核及教学考一体化答案,敬请查看。​

课程总成绩

=

形成性考核×30%

+

终结性考试×70%

形考任务1

一、单项选择题(每小题6分,共36分)

题目1

下列数中最小的数是。

选择一项:

B.(42)8

题目2

某计算机字长16位,采用补码定点小数表示,符号位为1位,数值位为15位,则可表示的最大正小数为_____,最小负小数为_____。

选择一项:

题目3

两个补码数相加,在符号位相同时有可能产生溢出,符号位不同时。

选择一项:

D.一定不会产生溢出

题目4

已知[X]原=010100,[X]反=。

选择一项:

A.010100

题目5

已知[X]原=110100,[X]补=。

选择一项:

D.101100

题目6

已知[X]原=110100,[X]移=。

选择一项:

B.001100

二、多项选择题(每小题9分,共36分)

题目7

机器数中,零的表示形式不唯一的是_____。

选择一项或多项:

A.原码

C.移码

D.反码

题目8

ASCII编码_____。

选择一项或多项:

B.是7位的编码

C.共有128个字符

题目9

相对补码而言,移码_____。

选择一项或多项:

B.仅用于浮点数的阶码部分

D.1表示正号,0表示负号

题目10

当码距d=4时,海明校验码具有_____。

选择一项或多项:

A.检错能力

B.纠错能力

D.能发现1位错,并纠正1位错

F.能发现2位错,并纠正2位错

三、判断题(每小题7分,共28分)

题目11

定点数的表示范围有限,如果运算结果超出表示范围,称为溢出。

选择一项:

题目12

浮点数数的表示范围取决于尾数的位数,精度取决于阶码的位数。

选择一项:

题目13

奇偶校验码可以检测出奇数个位的错误,但不能确定出错的位置。

选择一项:

题目14

两补码相加,采用1位符号位,当最高位有进位时表示结果产生溢出。

选择一项:

形考任务2

单选题

加法器采用并行进位的目的是_____。

选择一项:

B.快速传递进位信号

题目2

组成一个运算器需要多个部件,但下面所列_____不是组成运算器的部件。

选择一项:

D.地址寄存器

题目3

运算器的主要功能是进行_______。

选择一项:

C.逻辑运算和算术运算

题目4

浮点数范围和精度取决于_______。

选择一项:

A.阶码的位数和尾数的位数

题目5

逻辑运算中的“逻辑加”是指_______。

选择一项:

B.或运算

题目6

下列说法正确的是_______。

选择一项:

D.只有带符号数的运算才有可能产生溢出

多选题

题目7

请从下面表示浮点运算器的描述中选出描述正确的句子是_____。

选择一项或多项:

A.浮点运算器可用两个定点运算器部件来实现

C.阶码部件只进行阶码相加、相减和比较操作

题目8

对于阶码和尾数都用补码表示的浮点数,判断运算结果是否为规格化,错误的方法是_____。

选择一项或多项:

A.阶符和数符相同

B.阶符和数符相异

C.数符与尾数小数点后第一位数字相同

判断题

题目9

运算器内部寄存器的个数与系统运行的速度无关。

()

选择一项:

题目10

MIPS计算机的运算器部件,主要由128个寄存器组成的寄存器堆和一个执行数据运算的ALU组成。()

选择一项:

题目11

运算器芯片Am2901包含三组三位控制信号,分别用来控制8种运算功能,8个数据来源和选择运算结果并输出的功能。()

选择一项:

题目12

浮点数数的表示范围取决于尾数的位数,精度取决于阶码的位数。

()

选择一项:

形考任务3

单选题

题目1

计算机硬件能直接识别和运行的只能是_______程序。

选择一项:

A.机器语言

题目2

输入输出指令的功能是_______。

选择一项:

C.进行CPU和I/O设备之间的数据传送

题目3

指令执行时无需访问内存寻找操作数的寻址方式是_______。

选择一项:

D.立即数寻址方式

题目4

变址寻址方式中,操作数的有效地址等于_______内容加上形式地址。

选择一项:

B.变址寄存器

题目5

相对寻址方式中,若指令中地址码为X,则操作数地址为_______。

选择一项:

B.(PC)+X

题目6

堆栈寻址的原则是_______。

选择一项:

C.后进先出

多选题

题目7

指令中用到的数据可以来自_______。

选择一项或多项:

A.通用寄存器

C.输入输出接口

E.内存单元

F.磁盘

题目8

指令系统中采用不同的寻址方式的目的是_______。

选择一项或多项:

D.缩短指令字长

E.扩大寻址空间

F.提高编程灵活性

判断题

题目9

一个指令周期通常包含读取指令、指令译码、ALU执行、内存读写和数据写回5个步骤。()

选择一项:

题目10

计算机的指令越多,功能越强越好。()

选择一项:

题目11

直接寻址是在指令字中直接给出操作数本身而不再是操作数地址。()

选择一项:

题目12

基地址寻址方式中,操作数的有效地址等于基址寄存器内容加上形式地址。()

选择一项:

形考任务4

单选题

题目1

控制器的功能是_______。

选择一项:

B.向计算机各部件提供控制信号

题目2

在控制器中,部件_______能提供指令在内存中的地址,服务于读取指令,并接收下条将被执行的指令的地址。

选择一项:

D.程序计数器PC

题目3

每一条指令的执行时通常有①读取指令、②执行指令、③分析指令等几个步骤,他们的执行顺序应该是_______。

选择一项:

B.①读取指令、③分析指令、②执行指令

题目4

硬连线控制器中,使用_______来区别指令不同的执行步骤。

选择一项:

C.程序计数器

题目5

微程序控制器中,机器指令与微指令的关系是

_______。

选择一项:

D.每一条机器指令由一段用微指令编成的微程序来解释执行

题目6

指令流水线需要处理好_______3个方面问题。

选择一项:

A.结构相关、数据相关、控制相关

多选题

题目7

中央处理器包括_______。

选择一项或多项:

A.运算器

B.控制器

题目8

下列正确的是_______。

选择一项或多项:

A.取指令操作是控制器固有的功能,不需要根据指令要求进行

B.指令长度相同的情况下,所有取指令的操作都是相同的C.单总线CPU中,一条指令读取后PC的值是下一条指令的地址

判断题

题目9

程序计数器PC主要用于解决指令的执行次序。()

选择一项:

题目10

微程序控制器的运行速度一般要比硬连线控制器更快。()

选择一项:

题目11

每个指令执行步骤,控制器都将为计算机的各部件产生一个控制信号。()

选择一项:

题目12

计算机的流水线中,每个阶段只完成一条指令的一部分功能,不同阶段并行完成流水线中不同指令的不同功能。()

选择一项:

形考任务5

单选题

题目1

下列部件(设备)中,存取速度最快的是______。

选择一项:

B.CPU的寄存器

题目2

某SRAM芯片,其容量为1K×8位,加上电源端和接地端,该芯片引出线的最少数目应为______。

选择一项:

D.20

题目3

在主存和CPU之间增加Cache的目的是______。

选择一项:

C.解决CPU和主存之间的速度匹配

题目4

RAM芯片串联的目的是_______,并联的目的是_______

选择一项:

B.增加存储单元数量,增加存储器字长

题目5

和辅助存储器相比,主存储器的特点是_______。

选择一项:

A.容量小,速度快,成本高

题目6

采用虚拟存储器的目的是为了_______。

选择一项:

B.给用户提供比主存容量大得多的逻辑编程空间

多选题

题目7

_______停电后存储的信息将会丢失。

选择一项或多项:

A.静态存储器

B.动态存储器

C.高速缓冲存储器

题目8

对主存储器的基本操作包括_______。

选择一项或多项:

A.读出信息

B.写入信息

判断题

题目9

存储芯片中包括存储体、读写电路、地址译码电路和控制电路。()

选择一项:

题目10

使用高速缓存是为了提高主存的容量。()

选择一项:

题目11

使用高速缓存是为了提高主存的容量。()

选择一项:

题目12

在Cache的地址映像中,全相联映像是指主存中的任意一字块均可映像到Cache内任意一字块位置的一种映像方式。()

选择一项:

形考任务6

单选题

题目1

在数据传送过程中,数据由串行变并行或由并行变串行,这种转换是由接口电路中的______实现的。

选择一项:

B.移位寄存器

题目2

在独立编址方式下,存储单元和I/O设备是靠______来区分的。

选择一项:

A.不同的地址和指令代码

题目3

随着CPU速度的不断提升,程序查询方式很少被采用的原因是______。

选择一项:

D.CPU与外设并行工作

题目4

中断允许触发器用来______。

选择一项:

D.开放或关闭可屏蔽硬中断

题目5

在采用DMA方式的I/O系统中,其基本思想是在____之间建立直接的数据通路。

选择一项:

B.主存与外设

题目6

周期挪用方式常用于______的输入输出中。

选择一项:

A.直接存储器访问方式

多选题

题目7

主机和外设可以并行工作的方式是_______。

选择一项或多项:

B.程序中断方式

C.直接存储器访问方式

D.I/O通道方式

题目8

计算机的总线接口中,串行总线的特点是_______。

选择一项或多项:

A.成本低

B.线数少

D.传输距离长

判断题

题目9

按数据传送方式的不同,计算机的外部接口可分为串行接口和并行接口两大类。()

选择一项:

题目10

在三总线计算机系统中,外设和主存单元统一编制,可以不使用I/O指令。()

选择一项:

题目11

中断服务程序的最后一条指令是中断返回指令。()

选择一项:

题目12

同步通信方式下,所有设备都从同一个时钟信号中获得定时信息。()

选择一项:

下载2021国家开放大学电大本科《计算机组成原理》期末试题及答案(试卷号:1254)(最终定稿)word格式文档
下载2021国家开放大学电大本科《计算机组成原理》期末试题及答案(试卷号:1254)(最终定稿).doc
将本文档下载到自己电脑,方便修改和收藏,请勿使用迅雷等下载。
点此处下载文档

文档为doc格式


声明:本文内容由互联网用户自发贡献自行上传,本网站不拥有所有权,未作人工编辑处理,也不承担相关法律责任。如果您发现有涉嫌版权的内容,欢迎发送邮件至:645879355@qq.com 进行举报,并提供相关证据,工作人员会在5个工作日内联系你,一经查实,本站将立刻删除涉嫌侵权内容。

相关范文推荐